- 1、本文档共3页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
明德扬点拨FPGA高手进阶 第五章 verilog快速掌握 5.4 模块设计举例
5.4 模块设计举例
练习:将下面模块用 verilog 描述出来。
首先为该模块起一个名称,如 mul_module ,该模块一共有clk ,rst_n ,mul_a ,
mul_b 和 mul_result 信号。因此模块名和端口列表可以写成:
接下来是端口声明,指出端口方向和位宽。由图中可知 clk ,rst_n 是输入信号并
且是 1 位位宽;mul_a 是输入信号并且是 4 位位宽;mul_b 是输入信号并且是 3 位位
宽;mul_result 是输出信号并且是 7 位位宽。因此端口声明可写成:
接下来是描述出图中的电路。
该电路可以认为由两部分组成,一个乘法器和一个 D 触发器。
乘法器的输入是 mul_a 和 mul_b ,输出未命名。我们可以起一个名称,如
mul_result_tmp ,因此该乘法的代码如下:
D 触发器的时钟是 clk ,复位信号是rst_n ,输入是mul_result_tmp ,输出是
mul_result。因此代码如下:
组合逻辑的乘法器和 D 触发器也可以组成写在一起,这也是我们最常用的写法,
则上面两段代码变为:
我们还要对信号的类型进行定义,指明是 wire 还是 reg 类型和位宽。需要定义的
信号包括 clk ,rst_n ,mul_a ,mul_b ,mul_result_tmp 和 mul_result。其中
mul_result_tmp 和 mul_result 都是由本模块的 always 产生的,因此需要定义为 reg 型,
其位宽都为 7。而clk ,rst_n ,mul_a ,mul_b 是输入信号,因此是 wire 型。
最后补充上 endmoule ,至此整个模块的设计完毕。
以上文章出自明德扬点拨FPGA 高手进阶,版权归明德扬所有,如需转载,请注明明德扬,
谢谢!
文档评论(0)