实现视频码流的信道编码与扩频过程.pdf

实现视频码流的信道编码与扩频过程.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实现视频码流的信道编码与扩频过程

在FPGA上实现视频码流的信道编码与扩频过程 FPGAtoachieve ofthe Inthe videostream ofchannel process and codingspreadspectrum 郝红 HA0 Hong (青岛港湾职业技术学院,青岛266404) 摘要:本文分析了在高性能FPOA上实现视频码流的信道编码与扩频过程。所用FPGA为美国ALTERA 公司的EPM7512AEQl208-10,在整个图像编码过程中主要实现了对串行的视频码流的相应处 理,主要包括:l、Q分路、差分编码、格雷编码及扩频调制,最终完成了中频发射单元FPGA 程序的研制。通过整机的调试及多次检验,证明了系统性能的优越性,达到了国内同类产品 的较高水平。 关键词:FPGA信道编码;扩频 009-01 中图分类号:TP211+.5 文献标识码:A 文章编号:1 34(2010)12(上)一0226—03 Doi:10.3969/J.1ssn.1009-0134.2010.12(上).72 0引言 中频发射单元的运行流程如图1所示。FPGA 上电程序加载完毕后,中频发射单元开始运行: 扩频通信技术是当今通信系统中的一个主 首先对输入的40MHz的基准时钟进行10分频,降 流,以其诸多优点在各个通信领域里面得到了广 为4MHz,再将4MHz的时钟分成四路,两路作为 泛的应用,本文的图像编码传输过程就是基于 码时钟分别送到I路和Q路的PN码发生器,一路送 移动通信中的扩频通信技术,所用FPGA为美国 到计数器产生40ms的清狗信号,一路经过7.5分频 ALTERA公司的EPM7512AEQl208—10,在整个图 降为533.3KHz,再次分成两路,一路作为同步Fs 像编码过程中主要实现了对串行的视频码流的相 信号计数器的时钟,一路2分频后,作为I路和Q路 应处理,主要包括:I、Q分路、差分编码、格雷 的串行码采样时钟。 编码及扩频调制,最终完成了中频发射单元FPGA PN码是由本地产生的,采用八级移位寄存 程序的研制。 器,序列长度为255,码速率为4Mbps,具有较好 的互相关系数和较强的随机性。 1.2视频串行数据流的处理 当视频串行码流输入后,首先要用正交分路 将数据分为I、Q两路。外部输入的视频串行码流

文档评论(0)

xxj1658888 + 关注
实名认证
内容提供者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档