8086的最大工作模式.pptVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8086的最大工作模式   如果将8086的MN/MX#接地, CPU就工作在最大模式了。最大模式系统,既可以是规模较大的单处理器系统,也可以是多处理器系统。在多处理器系统中,包含两个或者两个以上的处理器,其中的8086是主处理器,其他处理器称作协处理器。最大模式一般用在中等规模的或者大型的8086系统中。   为什么在最大的模式系统中需要总线控制器来产生总线控制信号呢?原因在于,最大模式系统包含有多个处理器,各个处理器之间需要共享总线,就必须解决主处理器和协处理器之间的协调工作问题。总线控制器8288就是用来完成这种功能的。   与最小模式系统相比,最大模式的系统控制信号是通过8288总线控制器产生的。这些信号包括:地址锁存、数据使能、数据传输方向控制信号, 存储器和I/O读写信号, 以及中断应答信号等。 我们了解了总线控制器8288的功能,就能够理解最大系统模式的典型配置方法。   1.引脚信号   将MN/MX#信号接地,CPU就工作在最大模式。 我们再对在最大模式下CPU引脚作一介绍。   ⑴ QS1,QS0(Instruction Queue Status)状态: 指令队列状态信号(标号25、24),输出。QS1、QS0组合起来表示前一个时钟周期中指令队列的状态,这组信号的设置为的是可以从外部对8086指令队列的动作进行跟踪。用于对芯片的测试。    表4.2.5 QS1 QS0 操作 QS1=0 QS0=0  无操作 QS1=1 QS0=0  队列为空 QS1=0 QS0=1  从指令队列的第一个字节中取走代码 QS1=1 QS0=1  除第一个字节以外,取后面字节的代码。   通常,QS1、QS0用于对CPU指令队列动作情况跟踪,用于对CPU的测试。   ⑵ 总线周期状态信号(S2#、S1#、S0#)。  S2#、S1#、S0#(Bus Cycle Status): 总线周期状态信号(标号28、27、26),输出。这三个信号的组合表示当前执行的总线周期的类型。在最大模式下,用这三个信号作为总线控制器8288的输入,产生存储器、I/O的读、写等控制信号。S2#、S1#、S0#的组合意义参见表4.2.6。      表4.2.6 S2# S1# S0# 总线周期的类型 1 1 1 无源状态 1 1 0 写内存 1 0 1 读内存 1 0 0 取指 0 1 1 暂停 0 1 0 写I/O 0 0 1 读I/O 0 0 0 中断响应   CPU工作在最小模式下,系统控制信号直接由CPU产生。在最大模式,系统控制信号则由总线控制器产生。 CPU工作在最大模式时,不同总线周期S2#、S1#、S0#输出不同状态, S2#、S1#、S0#的不同组合指出CPU当前不同的总线周期。将S2#、S1#、S0#输入总线控制器8288进行译码,8288便根据不同总线周期产生产相应的总线控制信号。    ⑶ 总线请求与允许信号RQ#/GT0#,RQ#/GT1#(Request/Grant):总线请求信号/总线请求允许信号(标号31、30),双向。CPU以外的两个处理器可以分别用其中之一来请求总线, 并接受CPU对总线请求的允许。其中RQ#/GT0#优先级高于RQ#/GT1#。  最大方式下,总线请求有两组(线),每组可独立完成总线的申请和撤消,单线双向信号传递。   最大模式支持多处理器工作。 与8086CPU配套的数值信号处理器8087以及IO处理器8089都具有RQ#/GT#信号。 如果系统中具有8087或8089,则可利用RQ#/GT#信号,将他们相互连接, 实现总线的请求与响应。 (RQ#/GT#信号的连接关系和请求到响应的工作过程不做重点要求)需要指出的是,30、31号管脚在最小模式下,是系统的总线保持请求HOLD和总线保持响应HLDA信号, 这组信号是支持系统中的DMA工作的。在最大模式下,他们用作支持多处理器的RQ#/GT#。    ⑷ LOCK#(Lock):总线封锁信号(标号29),输出。用来封锁其它总线主的总线请求,当LOCK#为低电平时, 系统中其他总线主就不能占用总线。LOCK#信号是由指令前缀LOCK产生的。 在LOCK前缀后的指令执行完之后,硬件上便撤销了LOCK#信号。   信号是由CPU的29号管脚上输出的电平信号。然而,LOCK#信号是受指令控制的, 当CPU执行了具有总线封锁指令LOCK前缀的指令时,LOCK#管脚输出低电平,用他来封锁其他处理器对总线的请求。LOCK#为低,其他处理器不能占有总线。直至具有LOCK前缀的指令执行完之后,LOCK#才变为无效电平,输出高,撤消对其他处理器的总线封锁。   2.系统信号形成   ⑴ 地址与数据总线形成(同最小方式)。   ⑵ 系统控制信号。   ①总线控

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档