网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电路课程设计实习报告.doc

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路课程设计实习报告要点

数字电路课程设计 题目: 利用CPLD设计可调时数字钟 学 院 专 业 学 号 姓 名 教 师 201 利用CPLD设计可调时数字钟 摘 要 本数字钟采用动态显示数字的方法,输入512Hz的时钟信号,驱动显示位选信号产生,位选信号以85Hz从0到6不断地扫描数码管。? 输入2Hz信号通过2分频变成秒信号,秒信号驱动时钟计数模块计数,完成时钟计数的功能,在位选信号扫描到相应的数码管时,计数器将计数的结果显示在数码管上,由于视觉残留的关系,人眼会感觉到数字一直在显示,从而实现计时功能。? 在手动调节时钟时,有三个按键,一个实现清零,一个作为分调整按键,最后一个作为时调整按键。调整时间键在对应时或者分数码管后通过按压按键产生脉冲使数码管实现加一的运算,从而改变时间,将1Hz闪烁的小数点接在秒信号上即可。 关键词:CPLD 计数器 分频器 三选择器 七段译码器 目 录 一、总体设计方案 ........................................1? 1.1设计要求 ...............................................1 1.2设计原理 ...............................................1 1.2.1电源电路 ............................................1? 1.2.2振荡电路与分频电路 .....................................1? 1.2.3显示电路 ...............................................2 1.2.4JTAG下载接口 ...........................................2 1.2.5CPLD电路原理图 .........................................3 二、各模块说明 ............................................4? 2.1设计思路及步骤 ............................................4? 2.2总体框图 .................................................4? 2.3各模块说明 ................................................4? 2.3.1 7段译码器 .............................................4? 2.3.2 消抖模块 ..............................................5? 2.3.3与门模块 ...............................................5? 2.3.4数据选择器模块?........................................6 2.3.5 D触发器模块?..........................................6? 2.3.6非门模块?..............................................7? 2.3.7或门模块?..............................................7? 2.3.8十进制计数模块?........................................7? 2.3.9位选模块?..............................................8? 2.3.10秒计数模块?...........................................8? 2.3.11六进制模块?...........................................10 2.3.12分计数模块?...........................................11 2.3.13分频器模块?...........................................12 2.3.14顶层总模块?...........................................13 2.4数字钟电路总图 ....................................

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档