- 1、本文档共68页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
?HW0TS0对应于总时隙的TS0 ,HW1TS0对应于总时隙 的TS1 ,…… HW0TS1对应于总时隙的TS8 ,…… HW7TS31对应于总时隙的TS255 4、控制时序 ?总时隙TS号=HW线时隙号×8+HW号 ?总时隙TS号用8位码 A7A6A5A4A3A2A1A0 表示 HW线时隙号 HW号 ?A7A6A5A4A3A2A1A0 可以通过CP的分频获得。 一、复用器 二、分路器 ?基本功能:完成复用器的反变换 ?基本组成:包含锁存器和移位寄存器组成。 锁存器(0) 移位寄存器(0) HW0 HW0 D0 D7 TD0∧CP 锁存器(7) 移位寄存器(7) HW7 HW7 D0 D7 TD7∧CP TD0∧CP CP S S D0 D7 HW0 HW7 输入 输出 ?锁存器:数据隔离、数据缓存。 ?位脉冲:CP∧TDi(i=0~7)用于控制各HW的 并行码分别存到相应的锁存器。 ?移位寄存器:完成并/串变换。 TD0∧CP使各移位寄存器同时置数,以便同步。 二、分路器 三、话音存储器 ?基本组成:由RAM和相应的控制逻辑组成。 + + + + 写入控制 读出控制 定时脉冲 A0 A1 A7 B0 B1 B7 自控存 A0 A1 A7 DI0 DI1 DI7 DO0 DO1 DO7 输入数据 由串/并变换电路来 至并/串变换电路输出数据 话音存储器 R/W RAM 256×1 RAM 256×1 RAM 256×1 三、话音存储器 1、顺序写入 + + + + 写入控制 读出控制 定时脉冲 A0 A1 A7 B0 B1 B7 自控存 A0 A1 A7 DI0 DI1 DI7 DO0 DO1 DO7 输入数据 由串/并变换电路来 至并/串变换电路输出数据 话音存储器 R/W RAM 256×1 RAM 256×1 RAM 256×1 ?CP前半期时,CM不送数据,B0~B7=0,写入控制为1。 ?话音信息DI0~DI7按定时脉冲A0~A7的先后顺序写入到SM的单元中。 2、控制读出 + + + + 写入控制 读出控制 定时脉冲 A0 A1 A7 B0 B1 B7 自控存 A0 A1 A7 DI0 DI1 DI7 DO0 DO1 DO7 输入数据 由串/并变换电路来 至并/串变换电路输出数据 话音存储器 R/W RAM 256×1 RAM 256×1 RAM 256×1 ?CP后半期时,CM送数据,B0~B7≠0,读出控制为1。 ?RAM中话音信息从B0~B7指定的单元读出,送到输出线DO0~DO7上。 三、话音存储器 四、控制存储器 ?基本组成:由RAM、锁存器、比较器、读写控 制器组成。 A0 A7 BI0 BI1 BI7 B0 B1 B7 至SM 控制存储器 R/W RAM 256×1 RAM 256×1 RAM 256×1 比 较 锁存器 锁存器 BW7 BW1 BW0 AW0 AW7 DB AB R/W 定时脉冲 地址 A0 A7 CP 写命令 由CPU来 写入:写命令为1,若定时脉冲A0~A7与写入地址AW0~AW7完全相同时,由CP的前半周期使R/W为0,则来自BW0~BW7的数据写入到RAM中。 A0 A7 BI0 BI1 BI7 B0 B1 B7 至SM 控制存储器 R/W RAM 256×1 RAM 256×1 RAM 256×1 比 较 锁存器 锁存器 BW7 BW1 BW0 AW0 AW7 DB AB R/W 定时脉冲 地址 A0 A7 CP 写命令 由CPU来 ?基本组成:由RAM、锁存器、比较器、读写控 制器组成。 读出:写命令为0(无效)或CP后半周期,R/W=1,读出由A0~A7指定的单元内容经B0~B7送到SM中,作为SM的写入或读出地址。 四、控制存储器 2.2.4 T接线器的实际电路与应用 MT8980 串 / 并转换器 数据存储器器 并 / 串转换器 控制接口 控制寄存器 接续存储器 输出复用 帧计数器 SDO0 SDO1 SDO2 SDO3 SDO4 SDO5 SDO6 SDO7 SDI0 SDI1 SDI2 SDI3 SDI4 SDI5 SDI6 SDI7 CP FS DS CS R/W DTA A5-A0 D7-D0 CBO VDD VSS ODE 如何实现SDI3TS5→SDO1TS20 MT8980 串 / 并转换器 数据存储器器 并 / 串转换器 控制接口 控制寄存器 接续存储器 输出复用 帧计数器 SDO0 SDO1 SDO2 SDO3 SDO4 SDO5 SDO6 SDO7 SDI0 SDI1
文档评论(0)