一、复杂可编程逻辑器件CPLD.ppt

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 一、复杂可编程逻辑器件CPLD Complex Programmable Logic Device 1. PLD器件简介 由大量(高至几百万个)独立的与门阵列、或门阵列、触发器和可配置的连线构成的单片通用CMOS大规模集成电路。 根据所要求的特定功能,通过编程选择内部器件并连线 特定功能的专用芯片 使用方法: CPLD(复杂可编程逻辑器件): FPGA(现场可编程门阵列): PLD 分类 有大量触发器,更易设计时序电路。编程数据只需通过简单设备即可下载到芯片中,实现现场编程功能。 大量门电路,更易设计组合电路。 编程数据通过计算机下载到芯片中。 在系统编程芯片,可在电路板上直 接对芯片编程。 PLD优点 高集成度、高可靠性:可将整个系统集成于同一芯片中,实现所谓片上系统。 通用芯片有固定逻辑功能,其构成的电路技术很难保护。专用芯片是电路设计者自己制造出来的,而且很容易设置必威体育官网网址位,从而形成电路设计者自己的知识产权。 2.EPM7128SLC84器件介绍 EPM7128S器件系列是美国ALTERA公司生产的在系统可编程CPLD器件。在实验中使用该器件是很方便的。其优点是可以反复编程,能多达百余次,而且不必拆下芯片就可以直接在电路板上编程。 EPM 7 128 S LC 84-6 7000系列产品 有128个逻辑宏单元 在线可编程器件 塑封包装 84个外端子 全局时钟到输出端的时延为6ns 每个宏单元包含: 一个可编程的“与”阵列和固定的“或”阵列以及一个触发器 11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 ALTERA MAX EPM7128SLC84 VCCINT GND 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 74 73 72 71 70 69 68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 I/O.TDI I/O.TMS VCCINT GND GND VCCIO VCCIO GND VCCIO GND VCCIO VCCIO GND GND VCCIO GND I/O.TD0 I/O.TK INPUT/GCLRn INPUT/OE2/GCLK2 INPUT/GCLK1 INPUT/OE1 16个电源和地脚: (同名端内部均连通) 6个VCCI0:I/O输出电路电源, 接5V或3.3V 2个VCCINT:内部电路和输入 缓冲器电源, 接5V 8个接地端 下载板中正电源统一都为+5V,由实验箱提供,并与实验箱共地。 11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 ALTERA MAX EPM7128SLC84 VCCINT GND 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 74 73 72 71 70 69 68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 I/O.TDI I/O.TMS VCCINT GND GND VCCIO VCCIO GND VCCIO GND VCCIO VCCIO GND GND VCCIO GND I/O.TD0 I/O.TK INPUT/GCLRn INPUT/OE2/GCLK2 INPUT/GCLK1 INPUT/OE1 1脚: 全局清零端 2、83脚: 2个全局时钟输入端 对于时序电路: 4个专用输入端 获得最高的工作速度 专用输入脚,不用时不允许悬空,防止CMOS器件输入击穿损坏。 11 10 9 8 7 6 5 4 3 2 1 84 83 82 81 80 79 78 77 76 75 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 ALTERA

文档评论(0)

junjun37473 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档