- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
组合逻辑电路基本概念复习题
填空
1.消除或减弱组合电路中的竞争冒险,常用的方法是发现并消掉互补变量,增加__________,并在输出端并联 。冗余项、电容器
2.要扩展得到1个16-4线编码器,需要 片74LS148。2
3.在组合逻辑电路中,当一个输入信号经过多条路径传递后到达某一逻辑门的输入端时,会有时间先后,这一现象称为_________,由此而产生输出干扰脉冲的现象称为 。
竞争、冒险
4.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各 的组合,而与电路的 无关。输入状态、原来的状态
5.组合逻辑电路由逻辑门电路组成,不包含任何 ,没有 能力。
记忆元件、记忆
6.常见的中规模组合逻辑器件有 和 等。
编码器、译码器、数据选择器、数值比较器、加法器任选二个。
7.加法器是一种最基本的算术运算电路,其中的半加器是只考虑本位两个二进制数进行相加不考虑 的加法器。低位向本位的进位
8.全半加器既要考虑本位两个二进制数进行相加,还要考虑 的加法器。
低位向本位的进位
9.用全加器组成多位二进制数加法器时,加法器的进位方式通常有、 、 2种。 串行进位、并行进位
10.基本译码器电路除了完成译码功能外,还能实现 和 功能。
逻辑函数发生、多路分配
11.多路分配器可以直接用 来实现。译码器
12.与4位串行进位加法器比较,使用超前进位全加器的目的是 。
提高运算速度
13.在分析门电路组成的组合逻辑电路时,一般需要先根据 写出逻辑表达式。
逻辑电路图
14.数据选择器的功能相当于多个输入的数据数据开关,是指经过选择,把 通道的数据传送到 的公共数据通道上去。多个、唯一
15.数据分配器的功能相当于一个多输出的数据开关,是将 数据源来的数据根据需要,送到 不同的通道上去。经过选择,把通道的数据传送到的公共数据通道上去。
一个、多个
16.加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了 ,但结构比较 。运算速度、复杂
17.加法器串行进位的级联方式由于结构 ,主要用在 数字设备中。
简单、低速
选择
1.比较两个一位二进制数A和B,当时输出,则F的表达式是(C)。
A、 B、 C、 D、
2.设计加法器的超前进位是为了(B)。
A....A....A....A....A....A....A....、、、…、,输出为。输入输出均为低电平有效。当输入…,输出为 010 。
4.3线—8线译码器74138处于译码状态时,当输入A2A1A0=001时,输出= 。。
8.能完成两个一位二进制数相加,并考虑到低位进位的器件称为 全加器 。
9.多位加法器采用进位的目的是简化电路结构。 ( )取值为 时,处于允许译码状态。
A.011 B.100 C.101 D.010
14.数据分配器和 有着相同的基本电路结构形式。
A.加法器 B.编码器 C.数据选择器 D.译码器
15.在二进制译码器中,若输入有4位代码,则输出有 个信号。
A.2 B.4 C.8 D.16
16.比较两位二进制数A=A1A0和B=B1B0,当A>B时输出F=1,则F表达式是
。
A. B.
C. D.
17.集成4位数值比较器74LS85级联输入IA<B、IA=B、IA>B分别接001,当输入二个相等的4位数据时,输出FA<B、FA=B、FA>B分别为 。
A.010 B.001 C.100 D.011
18.实现两个四位二进制数相乘的组合电路,应有个输出函数。
A. 8 B9 C.10 D.11
19.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要个异或门。
A.2 B3 C.4 D.5
20.实现函数的电路。
(a) (b) (c)
图T3.20
A
文档评论(0)