第4章 电子路仿真试验.ppt

  1. 1、本文档共103页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章 电子路仿真试验

第4章 电子线路仿真试验 ;4.1 信号合并;图4-1 信号合并的仿真系统框图;图4-2 信号合并的系统仿真结果; 表4-1~表4-5分别给出了信号合并仿真系统中各个模块的主要参数。 ;表4-1 Merge(信号合并器)的主要参数;表4-2 SineWave(正弦信号发生器)的主要参数 ;表4-3 RepeatingTable(重复序列信号发生器)的主要参数 ;?表4-4 PulseGenerator(脉冲信号发生器)的主要参数;表4-5 Scope(示波器)的主要参数 ;4.2 微积分 ;图4-3 信号微积分运算的仿真系统框图;图4-4 信号微积分运算的仿真结果; 微分和积分的模块都来自Simulink\Continuous库中,微分模块不需要设置,积分模块的参数设置如表4-6所示。 ;表4-6 Integrator(积分器)的主要参数; 积分模块有两种工作模式:简单积分方式(本例)和重置积分方式。当设定的触发信号到来时,模块输出重置为初始条件。 当激活Integrator(积分器)模块时,弹??的对话框中的ExternalReset(外部复位)选项被置于None,模块工作在简单积分方式,此时不需要外部触发信号输入端口。选项被置于Rising、Falling、Either时模块工作在重置积分方式,并且分别表示是用触发信号的过零的上升沿、下降沿、上升及下降沿进行重置的操作。此时,模块多出一个触发信号输入端口。 初始条件源也有两种:Internal(内部)(本例)和External(外部)。初始条件为内部时,由对话框内的Initialcondition设定。初始条件为外部时,模块多出一个初始条件输入端口。 ; 当激活Limitoutput(限制输出)时,可以在对话框中设定UppersaturationLimit(限幅上限)和LowersaturationLimit(限幅下限)。当激活ShowsaturationPort(显示限幅端口)时,可以从新增的限幅端口输出限幅信息。 当激活Showstateport(显示状态端口)时,可以从新增的状态端口输出状态信息。  Absolutetolerance(绝对误差)是设定模块状态的绝对误差。表4-7所示是信号发生器的主要参数。 ;表4-7 SignalGenerator(信号发生器)的主要参数 ;4.3 触发器 ;图4-5 触发电路仿真演示框图;图4-6 触发电路仿真结果 ;图4-7 触发电路结构 ; 现在以图4-6中显示的结果来分析触发的过程: (1)示波器通道1显示了作为触发信号的信号发生器的方波,同时还显示了等于零的基线以及被用作触发取样观察的正弦信号。 (2)示波器通道2显示了仅在方波信号过零的上升沿触发时,采集到并保持的正弦信号的样值。 (3)示波器通道3显示了仅在方波信号过零的下降沿触发时,采集到并保持的正弦信号的样值。 (4)示波器通道4显示了在方波信号过零的上升或下降沿触发时,采集到并保持的正弦信号的样值。 ; 简而言之,触发电路是一个采样保持电路,采样的时刻取决于触发信号的形状和触发方式的设定。 表4-8~表4-11分别给出了触发电路仿真系统中各个模块的主要参数。 ;表4-8 SignalGenerator(信号发生器)的主要参数;表4-9 SineWave(正弦信号发生器)的主要参数;表4-10 Scope(示波器)的主要参数 ;表4-11 Trigger(触发电路)的主要参数 ;4.4 分频器; Hitvalue(到达值)表示在计数到第几(本例是7)个脉冲时,开始输出到达脉冲。自然在以后的计数分频的过程中,都是在分频周期的这一位置输出到达脉冲。Output(输出)设置决定了计数器有两路输出:第1路是cnt(计数),它的数值表示在本分频周期内记录到多少个脉冲;第2路是hit(到达),就是分频后的脉冲输出。图4-9所示是分频器仿真结果。示波器从上到下分别显示的是脉冲发生器的输出、计数输出、分频脉冲的输出。可以看出,分频比是11,即到达脉冲的数量是原始脉冲数的1/11。计数输出是从0到10(11个量值)变化,分频脉冲在第8(即7+1)个脉冲时输出。 ;图4-8 分频器仿真框图;图4-9 分频器仿真结果 ; 图4-10所示是计数器参数设置对话框。表4-12所示是该对话框的主要参数。表4-13所示是PulseGenerator(脉冲信号发生器)的主要参数。Countdirection(计数方向)中Up(增加)表示加法计数,Down(减少)表示减法计数器。当Countsize(计数长度)设定为8bit、16bit、32bit时,分频比分别为28、216、232。

文档评论(0)

sm8558 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档