第 4 章 集成触发器研究.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 4 章 集成触发器 4.1 概 述 一、触发器的基本特性和作用 二、触发器的类型 4.2 触发器的基本形式 一、基本 RS 触发器 二、同步触发器 4.3 无空翻触发器 一、无空翻触发器的类型和工作特点 二、常用无空翻触发器及其符号 三、边沿触发器工作波形分析举例 4.4 触发器的应用 一、触发器的五种逻辑功能及其转换 二、触发器的应用与分析举例 主从触发器和边沿触发器有何异同?   只能在 CP 边沿时刻翻转,因此都克服了 空翻,可靠性和抗干扰能力强,应用范围广。 相 同 处   电路结构和工作原理不同,因此电路功能 不同。为保证电路正常工作,要求主从 JK 触 发器的 J 和 K 信号在 CP = 1 期间保持不变;而 边沿触发器没有这种限制,其功能较完善,因 此应用更广。 相 异 处 单击此处将跳过刚才讲过的主从RS触发器内容 Q从 Q从 FF2 S R FF1 CP Q主 Q主 CP 1S 1R C1 1S 1R C1   给主从触发器提供反相的时钟信号,使它们在不同的时段交替工作。 主从 RS 触发器电路、符号和工作原理 Q Q 1S S C1 CP 1R R 表示时钟触发沿为下降沿 从触发器 主触发器 Q = Q从 综上所述,主从触发器状态只能在 CP 时刻发生翻转,其它时刻则保持 不变.至于状态如何翻转, 则由 CP 之前最后的 输入信号 值决定。 Q从 Q从 FF2 S R FF1 CP Q主 Q主 CP 1S 1R C1 1S 1R C1 主从 RS 触发器工作原理 ★ CP = 1 期间,主触发器接受输入信号,从触发器被封锁,使主从 RS 触发器状态保持不变。 ★ CP 到达时,CP = 0,CP = 1。主触发器被封锁,并保持 CP 到达之前的状态不变。这时从触发器工作, S从= Q主,R从 = Q主,因此 Q主 = 0 时, Q从置 0;Q主 = 1时,Q从置 1,即 Q从= Q主,从触发器翻转到与主触发器相同的状态。 1 工作 封锁 0 BACK 工作 封锁 1 0 ★ CP = 0 期间,主触发器被封锁,保持CP 到达之前的状态不变, Q从 = Q主, 因此,主从 RS 触发器状态保持不变。 Q = Q从 无空翻触发器的学习重点是根据逻辑符号识别其功能,理解其应用。下面介绍常用无空翻触发器的符号及其应用注意事项。 主从 RS 触发器 主从 JK 触发器 主从触发器 Q Q 1J J C1 CP 1K K 边沿触发器 TTL 维持阻塞 D 触发器(通常 上升沿触发) TTL 边沿 JK 触发器(通常下降沿触发) CMOS 边沿 D 触发器和边沿 JK 触发器(通常上升沿触发) Q Q 1S S C1 CP 1R R Q Q C1 CP 1D D CP 触发的边沿 D 触发器 C1 Q Q C1 CP D 具有异步端的边沿 D 触发器 1D S SD R RD R RD S SD 执行 Qn+1 = D 1 1 ↑ 1 1 在 CP ? 时刻 0 0 ↑ 1 1 Qn × 1 1 1 保持不变 Qn × 0 1 1 禁 用 不定态 × × 0 0 异步置 1 1 × × 0 1 异步置 0 0 × × 1 0 说 明 Qn+1 D CP SD RD 异步端低电平有效的 上升沿触发式 D 触发器功能表 Q Q 1J J CP 1K K C1 CP 触发的边沿 JK 触发器 C1 Q Q 1J J CP 1K K C1 CP 触发的边沿 JK 触发器 C1 具有异步端的 边沿 JK 触发器 Q Q 1J J CP 1K K R S C1 RD SD Q Q 1J J CP 1K K R S C1 RD SD 异步端低电平有效 异步端高电平有效 R RD R RD S SD S SD Qn 1 1 ↓ 0 0 1 0 1 ↓ 0 0 0 1 0 ↓ 0 0 在 CP↓时刻执行 JK 功能 Qn 0 0 ↓ 0 0 Qn × × 1 0 0 保持不变 Qn × × 0 0 0 禁用 不定 × × × 1 1 置 1 1 × × × 1 0 置 0 0 × × × 0 1 说 明 Qn+1 K J CP SD RD 异步端高电平有效的下降沿触发式 JK 触发器功能表 注 意 (1) 弄清时钟触发沿是上升沿还是下降沿? (2)弄清有无异步输入端?异步置 0 端和异步置 1 端是低电平有效还是高电平有效? (4) 边沿触发器的逻辑功能和特性方程与同步触发器的相同,但由于触发方式不一

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档