网站大量收购独家精品文档,联系QQ:2885784924

TI KeyStone TMS320C665x + Xilinx Artix-7 FPGA硬件中文资料整理.pdf

TI KeyStone TMS320C665x + Xilinx Artix-7 FPGA硬件中文资料整理.pdf

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TI KeyStone TMS320C665x + Xilinx Artix-7 FPGA 硬件中文资料整理 Revision History Draft Date Revision No. Description 2016/09/ 13 V1.0 1.初始版本。 目 录 1 开发板简介 3 2 典型运用领域 5 3 通讯原理 6 4 硬件参数 9 5 软件参数 11 6 开发资料 11 7 电气特性 12 8 机械尺寸图 12 9 核心板型号 14 10 开发板套件清单 15 11 技术支持 16 附录A 开发例程 16 1 开发板简介  基于TI KeyStone C66x 多核定点/浮点DSP TMS320C665x + Xilinx Artix-7 FPGA 处理器;  TMS320C665x 主频为1.0G/1.25GHz,单核运算能力高达40G MACS 和20G FLOPS,FPGA XC7A100T 逻辑单元101K 个,DSP Slice 240 个;  T MS320C665x 与FPGA 通过uPP、EMIF、I2C、PCIe、SRIO 等通讯接口连接,其中PCIe、 SRIO 每路传输速度最高可达到5 GBaud ;  FPGA 采集卡支持双通道250MSPS*12Bit 高速高精度ADC ,一路175MSPS*12Bit 高速 高精度DAC,满足多种数据采集需求;  支持千兆网口,可接工业网络摄像机,同时支持 I2C、SPI 、UART、McBSP 等常见接 口;  支持CameraLink 输入输出、VGA 输出等拓展模块;  支持裸机和SYS/BIOS 操作系统。 图 1 TL665xFI-EasyEVM 正面图 图 2 TL665xFI-EasyEVM 斜视图 图 3 TL665x-EasyEVM 正面图 图4 TL-A7HSAD 正面图 广州创龙基于TI 设计的T L665xFI-EasyEVM 是一款DSP+FPGA 高速大数据采集处理架构, 适用于高端图像处理、高速大数据传输和音视频等大数据采集处理领域。 此设计通过TMS320C665x 的uPP、EMIF、I2C、PCIe、SRIO 等通信接口将板卡结合在 一起,组成DSP+FPGA 架构,实现了需求独特、灵活、功能强大的DSP+FPGA 高速数据采 集处理系统。 SOM-TL665x 引出CPU 全部资源信号引脚,二次开发极其容易,客户只需要专注上层 运用,降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。不仅提供丰 富的 Demo 程序,还提供 DSP 核间通信开发教程,全面的技术支持,协助客户进行底板 设计和调试以及多核软件开发。 2 典型运用领域  数据采集处理显示系统Telecom Tower :远端射频单元 (RRU)  高速数据采集和生成  高速数据采集处理系统  高端图像处理设备  高端音视频数据处理  通信系统 3 通讯原理  前端由FPGA 采集两路AD 数据,AD 数据通过 uPP、EMIF 总线或者 PCIe、SRIO 接口 等通信接口传输到DSP。 AD 数据被DSP 处理之后,可用于数据对比和分析、网络转发、SATA 硬盘存储等应用。 DSP 根据处理结果,将得到的逻辑控制命令送FPGA,由FPGA 控制板载DA 实现逻辑 输出,更新速率175MSPS。 图5 大数据采集硬件框图 (1)高速数据采集前端部分由FPGA 同步采集两路AD 模拟输入信号,可实现对AD 数据 进行预滤波处理,AD 采样率最高可达250MSPS。另外一路DAC 可输出任意幅值和任意波 形的并行DA 数据,更新速率175MSPS。 (2 )高速数据传输部分由uPP、EMIF、I2C、PCIe、SRIO 等通信接口构成。大规模吞吐量 的AD 和DA 数据,可通过S

文档评论(0)

feixiang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档