- 1、本文档共108页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
图1.2.2 与、或、非的图形符号 图1.2.3 复合逻辑的图形符号和运算符号 2.把得到的驱动方程代入相应触发器的特性方程中,就可以得到每个触发器的状态方程,由这些状态方程得到整个时序逻辑电路的方程组; 三、任意进制计数器的构成方法 1. MN的情况 a. 置零法: 注:由于清零信号随着计数器被清零而立即消失,其持续的时间很短,有时触发器可能来不及动作(复位),清零信号已经过时,导致电路误动作,故置零法的电路工作可靠性低。为了改善电路的性能,在清零信号产生端和清零信号输入端之间接一基本RS触发器,如图所示。 b. 置数法: 【例】如图所示电路是可变计数器。试分析当控制变量A为1和0时电路为几进制计数器。 【例】 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。 【例】集成4位二进制加法计数器74161的连接如图所示。试分析电路的功能。要求:(1)列出状态转换表;(2)检验自启动能力;(3)说明计数模值。 二、 状态化简 四 、选定触发器的类型,求出电路的状态方程、驱动方程和输出方程 ? 【例】 如图所示,用555定时器组成的开机延时电路。试计算常闭开关S断开以后经过多长的延迟时间才跳变为高电平。 用 n位移位寄存器组成的环形计数器只用了n个状态,而电路总共有2n个状态! 用 n位移位寄存器组成的扭环形计数器可以得到含2n有效状态的循环,效率比环形计数器提高一倍! 四、 同步时序逻辑电路的设计方法 步骤: 一 、逻辑抽象,得出电路的状态转换图或状态转换表 1.分析给定的逻辑问题,确定输入变量、输出变量以及电路的状态数。通常取原因(或条件)作为输入逻辑变量,取结果作输出逻辑变量; 2.定义输入、输出逻辑状态和每个电路状态的含义,并将电路状态顺序编号; 3.按照题意列出电路的状态转换表或画出电路的状态转换图。 JK触发器的特性表 J K Q * 0 0 Q 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 特性方程 JK触发器 记忆口诀: J 、 K同为0时,保持; J 、 K互补时同J; J 、K同为1时翻转. 特性方程 T触发器的特性表 T Q n+1 0 Q n 0 0 0 1 1 1 0 1 1 1 0 保持 状态 翻转 T触发器 6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 第六章 时序逻辑电路 基本要求: 了解时序电路的特点及分类; 掌握同步时序电路的分析方法。 了解寄存器和移位寄存器的基本工作原理。 掌握74160、 74161各管脚的功能 掌握用74160 、74161实现不同进制的方法. 掌握同步时序电路的设计方法。 逻辑电路 组合逻辑电路 时序逻辑电路 现时的输出仅取决于现时的输入 除与现时输入有关外还与原状态 有关 门电路 触发器 § 6.1 概述 X(x1, x2, …, xi):外部输入信号; Q(q1, q2, …, ql):存储电路的状态输出, 也是组合逻辑 电路的内部输入; Y( y1, y2, …, yj ):外部输出信号; Z( z1, z2, …, zk ):存储电路的激励信号,也是组合逻辑 电路的内部输出。 输出方程 驱动方程(或激励方程) 状态方程 3. 根据逻辑图写出电路的输出方程; 4.写出整个电路的状态转换表、状态转换图和时序图; 5.由状态转换表或状态转换图得出电路的逻辑功能,并检查能否自启动。 同步时序电路的分析步骤: 1. 从给定的逻辑电路图中写出每个触发器的驱动方程(也就是存储电路中每个触发器输入信号的逻辑函数式); 所谓“移位”,就是将寄存器所存各位 数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向,常把它分成左移寄存器、右移寄存器 和 双向移位寄存器三种。 2、移位寄存器 一、寄存器和移位寄存器 寄存器是用来存放数据的,应用于各类数字系统和计算机中。 1、寄存器 N个触发器构成的寄存器能够寄存 ? 二进制数码。 N位 二、计数器 计数器是用来记忆输入脉冲个数的逻辑部件;可用于定时、分频、产生节拍脉冲及进行数字运算等等。 CLK:计数脉冲输入端, 上升沿有效。 R′D:异步清0端,低电平有效。 LD′:同步预置数控制端,低电平有效
文档评论(0)