- 1、本文档共47页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
考试题型 一、单项选择题(共20分,每题2分) 二、填空题(共10分,每空1分) 三、名词解释 (共20分,每题5分) 四、简答题(共25分,共4个) 五、程序设计题(共25分,10+15) 学习方法 强调 对所指内容一定要理解透彻 数加H与不加不一样 一定要就每一问题答完整 理解 记忆 巩固 编程训练 第一章 概述 ——重要概念 微处理器、协处理器 RAM ROM ROM BIOS RT/COMS 总线 系统软件 第二章 微处理器---知识点 高档微处理器的访问存储器机制 奔腾微处理器可以访问存储器空间位4 GB。 采用虚拟存储技术,还可以大大扩展存储空间。 80286及以上的高档微处理器都可以工作于实模式(Real Mode)或保护模式(Protected Mode),而8086只能工作于实模式。 实模式下微处理器只能访问地址低端的1 MB存储器空间,即使奔腾微处理器也是如此。 地址低端的1 MB存储区称为实模式存储器(Real Mode Memory)、常规内存(Conventional Memory)或DOS存储器系统。 DOS要求处理器工作于实模式,而且各种微处理器在任何情况下每次加电或复位后都默认以实模式开始。 Windows工作于保护模式。只有保护模式才允许访问低端的1 MB存储区和高于1 MB以上的存储区。 第二章 微处理器---知识点 对保护模式下存储器的访问总结: (1) 保护模式下访问存储器的地址仍由段基地址和偏移地址两部分组成。段基地址和偏移地址都是32位。 (2) 段的基地址不是段寄存器直接提供的,而是首先经过段寄存器中的选择符中的索引号,指明存储于段描述符表中的描述符,然后由这个描述符提供的。正是这种“间接提供”基地址方法,使得可寻址空间几乎可以无限扩大,因为只要把描述符中基地址的位数增加就可以了。 (3) 既然保护模式下可寻址的存储器空间几乎大得无限,而实际内存空间是有限的(受地址总线位数限制,32位地址总线支持内存容量为4 GB),如何扩大程序可用的存储空间?虚拟存储器的概念解决了这个难题。 第二章 微处理器---知识点 组成虚拟存储器的基本思想是通过管理把主存储器(内存)和辅助存储器(常称为外存,例如磁盘)有机地结合起来,使得程序员可以按比主存储器容量大得多的空间编制程序。 这时,把程序员编程可用的空间称为虚拟空间,把主存储器的实际空间称为物理空间。 保护模式的寻址机制为组成虚拟存储器提供了基础,因为通过编程可以使得段的基地址与偏移地址组成的地址处于主存储器以外的虚拟空间。虚拟存储器的实现,允许同一程序的一部分在主存储器中,其它部分在辅助存储器里。运行时,可能频繁地进行着辅存部分装入主存、主存部分传至辅存的操作。当然,实际的虚拟存储器的实现除了处理器硬件的支持外,还要有软件的管理。 § 7.2 8255并行数据接口 Intel 8086/8088 系列的可编程外设接口电路(Programmable Peripheral Interface)简称 PPI,型号为8255(改进型为8255A及8255A-5),具有24条输入/输出引脚、可编程的通用并行输入/输出接口电路。它是一片使用单一+5V电源的40脚双列直插式大规模集成电路。8255A的通用性强,使用灵活,通过它CPU可直接与外设相连接。 8255A具有三个相互独立的输入/输出通道:通道A、通道B、通道C。 A,B,C三通道可以联合使用,构成单线、双线或三线联络信号的并行接口。此时C口完全服务于A、B口。 A口有三种工作方式:方式0、方式1、方式2。B口有两种工作方式:方式0、方式1。 8255A内部结构框图 8255A内部结构 8255A内部结构由以下四部分组成: 数据端口A、B、C;A组控制和B组控制;读/写控制逻辑电路;数据总线缓冲器。 端口A: 包括一个 8 位的数据输出锁存/缓冲器和一个 8位的数据输入锁存器,可作为数据输入或输出端口, 并工作于三种方式中的任何一种。 端口B: 包括一个 8 位的数据输出锁存/缓冲器和一个 8位的数据输入缓冲器,可作为数据输入或输出端口, 但不能工作于方式2。 端口C: 包括一个 8 位的数据输出锁存/缓冲器和一个 8位的数据输入缓冲器, 可在方式字控制下分为两个4位的端口(C端口上和下),每个4位端口都有4位的锁存器, 用来配合端口A与端口B锁存输出控制信号和输入状态信号,不能工作于方式1或2。 A组和B组控制的作用如下: A组控制逻辑控制端口A及端口C的上半部; B组控制逻辑控制端口B及端口C的下半部。 8255A芯片引脚信号 芯片引脚信号介绍 和外设相
文档评论(0)