电子技术基础第十二章.doc

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子技术基础第十二章

课????题 12.1?基本RS触发器 12.2?同步RS触发器 12.3?触发器的触发方式 课?型 新课 授课班级 授课时数 2 教学目标 1.理解基本S触发器的2.同步RS触发器1.基本S触发器的逻辑功能2.同步RS触发器触发器的逻辑功能应用A.引入 数字电路中需要一种具有记忆功能的电路。虽然现在大量使用的是集成触发器,而各种触发器的基础是基本RS解发器复习逻辑代数的基本定律。 C.新授课 12.1?基本RS触发器 1.电路组成 (1)逻辑电路 a.、,2个输出端、Q。 b.触发器的状态:??1),处于0态;Q = 1(??0),处于1态。 (2)逻辑符号 2.逻辑功能:Q状态决定于输入端电平高低。 1),,触发器保持原状态不变。 ① Q = 0、,触发器为0态,则Q = 0使门输出为1,即;而、送到与非门的两个输入端,保持Q = 0。触发器保持原态不变。 ② 电路处于1态,Q = 1、,则使门输出为高电平,即保持Q = 1;而Q = 1、送到与非门的两个输入端,保持。触发器保持原态不变。 (2),,触发器为0态。 ,使的输出,此时,的两个输入端、全为1,因而Q = 0,触发器被置为0态,并且与原状态无关。 (3),,触发器为1态。 ,使的输出Q = 1,此时,的两个输入端全为1,因而,触发器被置为1态,并且与原状态无关。 (4),,触发器状态不定。 Q和同时被迫为1;而当、同时返1时,Q和的状态不能确定,即可能为0态,也可能为1态。 基本RS触发器真值表 Q 逻辑功能 0 1 1 0 1 0 1 0 0 1 不变 不定 置0 置1 保持 3.结论: 1)置0:端加低电平触发信号时,触发器为0态,称为置0端,又称复位端。 (2)置:端加低电平触发信号时,触发器为1态,称为置1端,也叫置位端。 (3)触发器的翻转: 触发器在外加信号作用下转换。?同步RS触发器 由时钟脉冲控制的RS触发器称为同步RS触发器,又称时钟控制RS触发器。 1.电路组成 2.1)无脉冲CP???0) CP = 0时,、门被封锁,输入信号R、S不起作用,触发器维持原状态。 (2)有时钟脉冲CP???1) CP = 1时,、门被打开,输入信号R、S经倒相后被引导到基本RS触发器的输入端,可以直接控制基本RS触发器。 有CP触发器才按存入的信息翻转。 :表示时钟脉冲CP到来前的状态,即原态。 :表示CP脉冲到来后的状态,即现态。 时钟脉冲 CP 输入信号 输出状态 功能说明 R S 0 ( ( 保持 1 0 0 保持 1 1 0 0 置0 1 0 1 1 置1 1 1 1 ( 不允许 (4)逻辑符号 例12-1?设基本RS触发器的输入信号、的波形如图所示。触发器初始状态Q?=?1,试在、波形下方,画出Q、的信号波形。 解:Q为高电平,为低电平。波形如图所示。 例12-2?同步RS触发器。若S、R及CP脉冲如图所示。试在它们的下方画出Q的信号波形。 解: ????初态:Q = 0。 第一个CP脉冲到来后,S = R = 0,触发器保持原态,Q为0。 第二个CP脉冲到来后,S = 1,R = 0,触发器翻转,Q =1。 第三个CP脉冲作用期间,S = 1,R = 0,触发器继续保持1态不变。 第四个CP脉冲作用期间,S = 0,R = 1,触发器翻转为0态。 第五、第六个CP脉冲作用期间,S为高电平1,R = 0,触发器翻转为1态。 12.3?触发器的触发方式 12.3.1?同步触发 同步触发采用电平触发方式,一般为高电平触发即在CP高电平期间输入信号起作用。 1.波形图 同步RS触发器波形图如图所示。 2.空翻现象 空翻现象:时钟脉冲太宽时,一个CP脉冲会引起触发器的多次翻转。计数型钟控同步触发器,必须在时钟脉冲宽度足够窄的条件下,才能正常工作?上升沿触发 触发器只在时钟脉冲上升沿时刻,根据输入信号翻转。可以克服空翻现象。 上升沿RS触发器波形如图所示。 12.3.3?下降沿触发 下降沿触发器只在CP时钟脉冲下降沿时刻,根据输入信号翻转,同样可以保证在一个CP周期内触发器只动作一次。 12.3.4?主从触发 (1)逻辑电路 由两个同步RS触发器加上一个非门组成。 (2)工作原理 当CP?高电平期间?低电平期间设主从RS触发器的输入信号CP、的波形如图所示。试画出输Q的波形图。,。当CP下降沿到来后,Q由0变为1。 当第二个CP = 1期间,S = 0,R = 1。可知,。当CP下降沿到来后,Q = 0。 当第三个CP = 1期间,S = 1,R = 0。仅当CP下降沿到来后,Q由0变为1。 当第四个CP = 1期间,S = 0,R = 1。CP下降沿到来后,Q = 0。 而第五个CP = 1期间,S = 0,R = 0。主触发器保持原来状态不变。

文档评论(0)

小教资源库 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档