- 1、本文档共50页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
最小系统框图 嵌入式控制器 时钟电路 调试测试接口 复位电路 存储器电路 电源电路 可选,当嵌入式处理器中无存储器时,或需扩充存储器时,需加上。 可选,方便调试和测试,一般都加上。 串口接口电路设计-串口简介 几乎所有的微控制器、PC都提供串行接口,使用电子工业协会(EIA)推荐的RS-232-C标准,这是一种很常用的串行数据传输总线标准。 早期它被应用于计算机和终端通过电话线和MODEM进行远距离的数据传输,随着微型计算机和微控制器的发展,不仅远距离,近距离也采用该通信方式。在近距离通信系统中,不再使用电话线和MODEM,而直接进行端到端的连接。 串口接口电路设计-串口简介 RS-232-C标准采用的接口是9芯或25芯的D型插头,以常用的9芯D型插头为例,各引脚定义下所示: 串口接口电路设计-串口芯片选型 要完成最基本的串行通信功能,实际上只需要RXD、TXD和GND即可,但由于RS-232-C标准所定义的高、低电平信号与S3C2410X系统的TTL电路所定义的高、低电平信号完全不同。 TTL的标准逻辑“1”对应2V~3.3V电平,标准逻辑“0”对应0V~0.4V电平,而RS-232-C标准采用负逻辑方式,标准逻辑“1”对应-5V~-15V电平,标准逻辑“0”对应+5V~+15V电平,显然,两者间要进行通信必须经过信号电平的转换。 S3C2410X的引脚信号描述-UART控制信号 主板 - RS232 与RS232电平转换 MAX3232 LED-UART扩展板原理图 串口接口电路设计-MAX232引脚分布 LED-UART扩展板PCB图 168Pin 扩展槽 IIC接口电路设计-IIC简介 IIC总线是一种用于IC器件之间连接的二线制总线。它通过SDA(串行数据线)及SCL(串行时钟线)两线在连接到总线上的器件之间传送信息,并根据地址识别每个器件:不管是微控制器、存储器、LCD驱动器还是键盘接口。 带有IIC总线接口的器件可十分方便地用来将一个或多个微控制器及外围器件构成系统。尽管这种总线结构没有并行总线那样大的吞吐能力,但由于连接线和连接引脚少,因此其构成的系统价格低,器件间总线简单,结构紧凑,而且在总线上增加器件不影响系统的正常工作,系统修改和可扩展性好。即使有不同时钟速度的器件连接到总线上,也能很方便地确定总线的时钟,因此在嵌入式系统中得到了广泛的应用。 IIC-BUS控制信号 S3C2410X内含一个IIC总线主控器,可方便地与各种带有IIC接口的器件相连。 IIC接口电路设计-芯片选择 ZLG7290 是广州周立功单片机发展有限公司自行设计的数码管显示驱动及键盘扫描管理芯片。能够直接驱动8 位共阴式数码管(或64 只独立的LED),同时还可以扫描管理多达64 只按键。 采用I2C 总线方式,与微控制器的接口仅需两根信号线。 该芯片为工业级芯片,抗干扰能力强,在工业测控中已有大量应用。 ZLG7290 引脚图 LED-UART扩展板 8位数码管由ZLG7290控制显示,是通过IIC总线接到2410 处理器。 LED-UART扩展板原理图 LED-UART扩展板PCB图 168Pin 扩展槽 谢 谢 * * * * * * * TAP Test Access Port 测试访问口 * 产品开发案例教学S3C2410硬件设计 计算机通信专业 主要内容 S3C2410X概述 核心板设计 最小系统的设计 串口接口电路设计 IIC接口电路设计 S3C2410X存储系统的特征 支持数据存储的大/小端选择(通过外部引脚进行选择) 地址空间:具有8个存储体,每个存储体可达128Mb,总共可达1Gb。 对除Bank0的所有存储体的访问宽度均可进行改变(8位/16位/32位) 8个存储体中,Bank0-Bank5可支持ROM、SRAM;Bank6、Bank7可支持ROM、SRAM和SDRAM等。 7个存储体的起始地址固定,1个存储体的起始地址及长度可变。 所有存储体的访问周期可由程序设定 支持SDRAM的自刷新和掉电模式 内核:1.8V I/O及存储器 : 3.3V 272-FBGA 复位后的S3C2410X存储器映射表 S3C2410X的引脚分布图 核心板设计 RTC SDRAM NAND 启动设置 200管脚插座 核心板 - RTC 32.768KHz晶体 22pF电容,以帮助晶体起震 核心板 - SDRAM 同步动态(Synchronous Dynamic)RAM 基本存储单元:MOS管+电容 优点 成本低廉 缺点 平均访问速度较低 控制时序较复杂,需要不断刷新(通常每64ms) SDRAM标准-Intel 主要厂商:Hyundy、Micron、ISSI 核心板 - SDRAM 支持2个SDRAM片选
您可能关注的文档
最近下载
- 跨境电子商务就业能力展示.pptx VIP
- 南吕一枝花不伏老PPT课件.ppt
- 2024年华医网继续教育社区获得性肺炎的诊与治答案.docx VIP
- 《财经法规与会计职业道德》习题答案及解析.pdf VIP
- 水中桩基安全专项施工方案.pptx VIP
- 南芯产品规格书SC8905.pdf
- 名人-李大钊 -人物介绍.pptx VIP
- 梅建强教授治疗药物依赖性失眠经验总结-来源:现代中西医结合杂志(第2022012期)-河北省中西医结合学会、中华中医药学会.pdf VIP
- 2024年二建继续教育-项目管理实施规划(施工组织总设计)编制(必修)1、及答案.docx VIP
- 《企业内部控制基本规范》.pptx
文档评论(0)