- 1、本文档共21页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
55 可编程时序逻辑电路
* 0 1 5.5 可编程时序逻辑电路 5.5.1 可编程计数器 一、可编程同步加法计数器 A0B0A1B1A2B2A3B3 CC14585 A B A = B A B A0 A1 A2 A3 74161 Q0 Q1 Q2 Q3 CTT LD CO CP CTP D0 D1 D2 D3 CR 1 1 A B A = B A B 若 N = 11 0 0 1 1 ? 0 0 0 0 ? 0 0 0 1 ? 0 0 1 0 ? 0 0 1 1 ? 0 1 0 0 ? 0 1 0 1 ? 0 1 1 0 ? 0 1 1 1 ? 1 0 0 0 ? 1 0 0 1 ? 1 0 1 0 ? 1 0 1 1 ? 1 1 0 0 1 0 ? 0 0 0 0 0 1 二、可编程同步减法计数器 利用集成减法或可逆计数器的预置数功能实现。 如二进制减法计数器 CC14526 : CC14526 Q0 Q1 Q2 Q3 CP BO CP CF D0 D1 D2 D3 1 EN CR LD CR 1 D0 D1 D2 D3 LD B EN 异步清零 异步置数 CF — 级联反馈输入 (一) N 16 计数容量 = N + 1 N = D3D2D1D0 状态图: D3D2D1D0 ? … ?0 (二) N 16 1 CC14526 Q0 Q1 Q2 Q3 CP BO CP CF D0 D1 D2 D3 EN CR LD B0 EN CC14526 Q0 Q1 Q2 Q3 CP BO CF D0 D1 D2 D3 EN CR LD B1 级联 原则: 1. 最高一级的 CF 接 1; 2. BO接低一级的CF ; 3. 低一级的Q3接高一级的CP ; 4. 最低一级的BO接本级的EN; 5. 其余各级的 EN = 0 ; 6. 各级的CR接在一起、 LD 接在一起由 S 控制。 CR VDD S 1 CC14526 Q0 Q1 Q2 Q3 CP BO CP CF D0 D1 D2 D3 EN CR LD B0 EN CC14526 Q0 Q1 Q2 Q3 CP BO CF D0 D1 D2 D3 EN CR LD B1 CR VDD S CF CF0 N0 工作原理: N1 1. 将预置数送入计数器,使 N = N0 + 16N1; 2. 因 CF0 = B1 = 0,一直按减法规律计数; 3. 当高一级减至0, CF0 = B1 = 1,待低一级也减至0,EN = B0 = 0,禁止CP 输入,计数完成。 5.5.2 可编程逻辑器件 (PLD) (Programmable Logic Device) 一、PLD的基本结构和分类 (一) 基本结构 输 入 电 路 与 门 阵 列 或 门 阵 列 输 出 电 路 ? ? ? ? ? ? 输 入 或项 输入项 积项 输 出 1 A A A A A A PLD的输入缓冲电路 (二) 分类 1. 按可编程情况分 80年代初 可组态 固定 可编程 GAL 70年代末 固定 固定 可编程 PAL 70年代中 固定 可编程 可编程 PLA 70年代初 固定 可编程 固定 PROM 出现年代 输出电路 或阵列 与阵列 分 类 (1) PROM — 可编程只读存储器 I2 I1 I0 O2 O1 O 0 与阵列 (固定) 或阵列 (可编程) 缺点: ? 只能实现标准 与或式 ? 芯片面积大 ? 利用率低,不经济 用途: ? 存储器 ? 函数表 ? 显示译码电路 (Programmable Read Only Memory) (2) PLA — 可编程逻辑阵列 I2 I1 I0 O2 O1 O 0 与阵列 (可编程) 或阵列 (可编程) 优点: ? 与阵列、或阵列 都可编程 ? 能实现最简与或式 缺点: ? 价格较高 ? 门的利用率不高 (Programmable Logic Ar
文档评论(0)