- 1、本文档共84页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1.关断特性:二极管从正向导通到反向截止有一个反向恢复过程 产生反向恢复过程的原因是电荷存储效应所引起的。反向恢复时间就是存储电荷消失所需要的时间,一般在纳秒数量级。 2. 开通特性:主要体现在二极管的开通时间 二、三极管的动态特性 (1)延迟时间td—— 从输入信号vi正跳变的 瞬间开始,到集电极电流iC 上升到0.1ICS所需的时间 (2)上升时间tr—— 集电极电流从0.1ICS上 升到0.9ICS所需的时间。 (3)存储时间ts—— 从输入信号vi下跳变的 瞬间开始,到集电极电流iC 下降到0.9ICS所需的时间。 (4)下降时间tf—— 集电极电流从0.9ICS下降 到0.1ICS所需的时间。 2.3 基本逻辑门电路 2.3.1 二极管与门电路 2.3.1 二极管与门电路 2.3.2 二极管或门电路 2.几个重要参数 (1)输出高电平电压VOH——在正逻辑体制中代表逻辑“1”的输出电压。VOH的典型值为3.6V, 产品规定输出高电压的最小值VOH(min)=2.4V。 (2)输出低电平电压VOL——在正逻辑体制中代表逻辑“0”的输出电压。VOL的典型值为0.3V, 产品规定输出低电压的最大值VOL(max)=0.4V。 (3)关门电平电压VOFF——是指输出电压为VOH(min)时对应的输入电压。即输入低电压的最大值。在产品手册中常称为输入低电平电压,用VIL(max)表示。产品规定VIL(max)=0.8V。 (4)开门电平电压VON——是指输出电压为VOL(max)时对应的输入电压。即输入高电压的最小值。在产品手册中常称为输入高电平电压,用VIH(min)表示。产品规定VIH(min)=2V。 (5)阈值电压Vth——电压传输特性的过渡区所对应的输入电压,即决定电路截止和导通的分界线,也是决定输出高、低电压的分界线。 近似地:Vth≈(VOFF+VON)/2 即Vi<Vth,与非门关门,输出高电平; Vi>Vth,与非门开门,输出低电平。 Vth又常被形象化地称为门槛电压。Vth的值为1.3V~1.4V。 3.抗干扰能力 低电平噪声容限 VNL=VOFF-VOL(max)=0.8V-0.4V=0.4V 高电平噪声容限 VNH=VOH(min)-VON=2.4V-2.0V=0.4V 开门电阻RON: ⑵输出高电平 4. 扇出系数 通常数字逻辑是二值的,即仅0,1值,其所对应电路的输出电平是高、低两种状态。 在实际电路中,还有一种输出既非高电平又非低电平的状态,被称之为第三状态。于是数字电路的输出就有:0、1和Z(高阻)的三种状态。 这种电路称三态逻辑电路或称三态门电路,有时也记作TSL门(Three State Logic gate)。 TTL反相器、 TTL或非门、TTL与门、TTL或门、TTL与或非门、TTL异或门 CMOS集成门电路 习题 P135 若E点电位为3.6V,假设二极管导通,则T2集电极电位亦T3基极电位为4.3V。 三、OC门的应用 (1) 实现线与 OC门线与图 输出级连接图 等效逻辑电路图 实现与或非运算 (2) 用作驱动器 在OC门的上拉负载电阻RL处用指示灯、继电器等替代,则可作为驱动器使用。 +VCC 270Ω +5V 右图所示为一OC门驱动发光二极管的电路。可以看出,当OC门输入有一为低电平时,发光二极管灭;当三个输入均为高电平时,输出为低电平,发光二极管亮。 用来驱动继电器 (2) 用作驱动器 用来驱动脉冲变压器 用来驱动电容负载,构成锯齿波发生器 脉冲变压器与普通变压器的工作原理相同,只是脉冲变压器可工作在更高的频率上。 (3) 用作电平转换 当改变OC门上拉负载电阻上的电源VCC2为10V时,输入输出端逻辑0对应的低电平保持0.3V不变,而逻辑1对应的高电平由输入端的3.6V变为输出端的10V,高电平对应电压有所转移。 通过此电平转换的功能可以调节输出高电平使其满足下一级电路对高电平的要求。 +VCC2 RL +10V +VCC +5V 输入端: 逻辑1── 3.6V 逻辑0── 0.3V 输出端: 逻辑1── 10V 逻辑0── 0.3V (4) 实现多路信号在总线上的分时传输 (4) 上拉电阻的计算(确定) 图中:n ━━上级OC门的个数 p ━━负载OC门输入端的个数 m ━━负载OC门的个数 IOH IOH IIH IIH IIH IRL 当OC门的输出为高电平时(含义): IOH ━━OC门的截止漏电流
文档评论(0)