- 1、本文档共36页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* Lattice公司的在系统可编程模拟电路(ispPAC,In System Programmability Programmable Analog Circuits)与数字的在系统可编程大规模集成电路(ispLSI)一样,允许设计者使用开发软件在计算机中设计,修改模拟电路,进行电路特性模拟,最后通过编程电缆将设计方案下载至芯片中。该系列器件目前已经推出了五种芯片,可以实现信号调理、信号处理和信号转换三种功能,包括对信号进行放大、衰减、滤波,对信号进行求和、求差、积分运算,以及完成数字信号到模拟信号的转换。ispPAC-Power还可以为电路板提供全面的供电定序控制与电源监控功能。 * Quicklogic是专业PLD公司,其FPGA产品系列主要包括PolarPro、EclipseⅡ、中密度FPGA、军用FPGA以及其它成熟的FPGA器件。PolarPro系列基于低功耗的FPGA结构,可满足便携式和大容量的应用。EclipseⅡ系列器件具有极低的功耗,较高的灵活性,拥有片内嵌入式RAM。中密度FPGA包括Eclipse、Eclipse Plus、QuickRAM和pASIC 3,成熟FPGA主要包括pASIC 1和pASIC 2系列器件。 QuickWorks是Quicklogic公司的PLD/FPGA开发软件,目前必威体育精装版的版本是QuickWorks 9.8。 * ATMEL推出的中小规模PLD器件的性能不错,同时也做了一些与Altera和Xilinx兼容的片子,多用在低端产品上。ATMEL的SPLD产品包括16V8、20V8和22V10,CPLD产品包括ATF15xx、ATF750C和ATF2500C,FPGA产品主要是AT40KAL系列。 * PLD产品不是Cypress(中文名:赛普拉斯)的最主要业务,但有一定的用户群。Warp Development Tools为Cypress的用户提供了CPLD和可编程PHY的完整设计环境。 众多公司的竞争促进了可编程集成电路技术的提高,使其性能不断改善,产品日益丰富,价格逐步下降。可以预计,可编程逻辑器件将在结构、密度、功能、速度和性能等方面得到进一步的发展。 * FPGA/CPLD开发工具 MAX+PLUS 2 (ALTERA的继承开发工具) QUARTUS 2 (ALTERA) ISE (Xilinx) ispLEVER (Lattice) * 综合工具(Synthesizer) Synplify Pro/Synplify (Synplicity) FPGA Compiler 2 (Synopsys) Leonardo Spectrum (Mentor) * 仿真工具(Simulaiton) ModelSim (Mentor) NC-Verilog/CN-VHDL/NC-Sim/Verilog-XL (Cadence) VCS/SCirocco (Synopsys) Active HDL (Aldec) * EDA技术的发展趋势 高性能的EDA工具将得到进一步发展 ASIC和FPGA逐步走向融合 EDA技术的应用领域将越来越广泛 ????? ????? EDA技术与数字系统设计 延 边 大 学 工 学 院 电 子 信 息 通 信 学 科 * 数 字 硬 件 设 计 MPW Chip (ASIC) FPGA 外部环境设计 (Field Programmable Gate Array) 仿 真 (Quartus 2, Max+2, ModelSim 硬 件 编 程 (Verilog HDL, VHDL) 数字电路, 数字信号处理 * Moore’s Law 1965: Gordon Moore plotted transistor on each chip Fit straight line on semilog scale Transistor counts have doubled every 26 months Integration Levels SSI: 10 gates MSI: 1000 gates LSI: 10,000 gates VLSI: 10k gates SOC: * E D A 技 术 及 其 发 展 EDA 技术的发展 CAD 阶段: 20世纪70年代~80年代,PCB的设计 CAE 阶段: 20世纪80年代~90年代,工具集成在一起使用 EDA 阶段: 21世纪~, * E D A 技 术 的 功 能 范 畴 * E D A 技 术 的 主 要 表 现 数字技术, 可编程模拟器件的设计技术发展 (如, 软件与硬件, FPGA, ASIC 。。。
您可能关注的文档
- PHP简介与开发环境配置.ppt
- proe5.0动画演示快速入门.ppt
- pop广告的设计制作.ppt
- project2003运用-第七章项目的格式设置.ppt
- proteus软件的使用.ppt
- qq能用浏览器打不开.pptx
- RFID-2010市场分析.ppt
- RFID卡刷卡工作流程说明.ppt
- RSA双因素认证系统简介.ppt
- RHEL7版-项目02熟悉RHEL7的图形和字符界面.pptx
- 2024年学校党总支巡察整改专题民主生活会个人对照检查材料3.docx
- 2025年民主生活会个人对照检查发言材料(四个带头).docx
- 县委常委班子2025年专题生活会带头严守政治纪律和政治规矩,维护党的团结统一等“四个带头方面”对照检查材料四个带头:.docx
- 巡察整改专题民主生活会个人对照检查材料5.docx
- 2024年度围绕带头增强党性、严守纪律、砥砺作风方面等“四个方面”自我对照(问题、措施)7.docx
- 2025年度民主生活会领导班子对照检查材料(“四个带头”).docx
- 国企党委书记2025年度民主生活会个人对照检查材料(五个带头).docx
- 带头严守政治纪律和政治规矩,维护党的团结统一等(四个方面)存在的问题整改发言提纲.docx
- 党委书记党组书记2025年带头增强党性、严守纪律、砥砺作风方面等“四个带头”个人对照检查发言材料.docx
- 2025年巡视巡察专题民主生活会对照检查材料.docx
文档评论(0)