- 1、本文档共45页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
5章计算机原理_ _ 8086_8088cpu总线操作和定时
渣舞肿压坏万饿背旷似欠出虎核颇折锯硬猩酬将丽仰疯斋康摇歪玉螟寄迢5章计算机原理_ _ 8086_8088cpu总线操作和定时5章计算机原理_ _ 8086_8088cpu总线操作和定时;课程教学单元; 第5章 教 学 内 容
§5.1 总线概念
一、总线定义
二、总线标准
三、总线等级
§5.2 8086/8088引脚及功能
§5.3 8086/8088支持的芯片及最大/最小系统
§5.4 CPU时序
重点:总线、时序,最大/最小系统组成
难点:各引脚使用方法,时序间的关系;§5.1 总线BUS概念;三、总线等级(按照总线位置分)
(1)片内总线(芯片级)
(2)片间总线(元件级、局部总线)
(3)内总线 (板级、系统总线)
(4)外总线 (设备级、通信总线) ;(1)片内总线:CPU内部各功能单元间的公用信号线;(2)片间总线:CPU与其它芯片间的公用信号线;(3)内总线-PC总线:微机内部各模块间的公用信号线。;(3)内总线-ISA总线:微机内部各模块间公用信号线;(3)内总线-PCI总线:微机内部各模块间公用信号线;(4)外总线:微机系统与其它电子系统间公用信号线;第5章 教 学 内 容
§5.1 总线概念
§5.2 8086/8088引脚及功能
一、概述
二、8086管脚分类
(一)地址数据线
(二)地址状态线
(三)控制总线(1)-(17)
(四) 单CPU模式管脚说明
(五) 多CPU模式引脚说明
三、8088管脚功能
§5.3 8086/8088支持的芯片及最大/最小系统
§5.4 CPU时序;一、概述
8086、8088为40条引脚, DIP封装
典型工作模式:
最小系统模式系统中只有8086一个处理器,所有的控制信号都是由8086CPU产生。
最大系统模式系统中可包含一个以上的处理器,如协处理器8087。系统规模比较大时,系统控制信号不由8086直接产生,而通过与8086配套的总线控制器形成。
*DMA方式
管脚分析内容:
信号流向:输入、输出、双向
管脚状态:0、1、高阻(悬空);8086;二、8086管脚分类
电源线 : 3根
VCC,GND
地址总线:20根
AD0-AD15,A16-A19,
数据总线:
AD0-AD15,;
控制总线:17根
M/IO,WR,RD,HOLD,DEN,
HLDA,INTR,INTA,DT/R,
READY,RESET,,ALE,BHE
TEST,CLK,NMI,MN/MX;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;★分体存储技术★
8086系统中,存储器是分体结构,1M字节的存储空间分成两个512K字节的存储体。一个是偶数地址存储体,一个是奇数地址存储体,两存储体采用字节交叉编址方式。;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;0102030405060708091011121314151617181920;(四)单CPU模式管脚说明:
33号管脚MN=1,27、28、29、32号管脚相互配合决定CPU的操作类型,如下表
;0102030405060708091011121314151617181920;表一
总线周期状态标志输入给总线控制器8288,用来产生存储器、I/O的读写等相关控制信号,它们的组合决定当前总线周期的类型。如下表1:
;表二
指令队列状态信号QS1,QS0组合起来表示前一个时钟周期中指令队列的状态,以便从外部对芯片的测试。如下表2:
;
;表三
单CPU8088系统总线周期状态标志如下表3:
;管脚方向图;第5章 教 学 内 容
§5.1
文档评论(0)