网站大量收购闲置独家精品文档,联系QQ:2885784924

数字模拟电路项目式复习.ppt

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
八、触发器 结构:从时钟输入端的符号判断,结构决定触发器何时会改变状态 ?结构 基本 钟控 主从 边沿 CP端特征 无CP端 无无┐ 无有┐ 有 何时动作 任何时刻 无o:CP=1 通常为下降沿 无o:CP的上升沿 有o:CP=0 有o:CP的下降沿 八、触发器 功能:从输入端的符号判断,功能决定触发器一旦动作时会怎样动 或 功能 RS ? JK ? D 特征方程 八、触发器 触发器的描述方法(以边沿D触发器为例) 特征方程:将触发器的次态与现态、输入之间的关系用逻辑函数的形式表示。 功能真值表: CP D 其它 × × 0 0 0 0 1 0 1 0 1 1 1 1 状态转移图: 波形图: 注:上图中设触发器的初始状态为0,CP时钟信号上升沿有效。 八、触发器 触发器的描述方法(以边沿D触发器为例) 触发器的描述方法 逻辑图: 四、 同步时序电路分析 由同步时序电路图→判断同步时序电路的功能,具体步骤如下: 1. 由时序电路图写出各触发器的输入方程、输出方程; 2. 由触发器的特征方程、输入方程写出各个触发器的次态方程(状态方程); 3. 由次态方程、输出方程列出含电路输入、触发器原态、触发器次态、电路输出的状态真值表; 4. 由真值表画出电路的状态转移图; 5. 由状态转移图得出时序电路功能的结论。 四、 同步时序电路分析 1. 输入方程、输出方程: 2.?次态方程(状态方程): 四、 同步时序电路分析 y 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 1 3 .状态真值表: 四、 同步时序电路分析 4.?状态转移图; 四、 同步时序电路分析 5.?结论: 0-6七进制计数器,为6时产生进位y=1,该电路能够自启动 四、 同步时序电路分析 五、触发器 结构:从时钟输入端的符号判断,结构决定触发器何时会改变状态 功能:从输入端的符号判断,功能决定触发器一旦动作时会怎样动 概念:每个触发器可存储1位二进制数 触发器的特征方程 画波形 五、触发器 结构:从时钟输入端的符号判断,结构决定触发器何时会改变状态 功能:从输入端的符号判断,功能决定触发器一旦动作时会怎样动 概念:每个触发器可存储1位二进制数 触发器的特征方程 画波形 六、计数器 74LS161 74LS163 74LS160 74LS162 复位法:范围0~n;其中:   0:下限,必须从0开始 n:上限(为进制-1),必为小于原模数的整数 ①ET=EP=LD=1 161(异步清0):取上限+1 ②与非门的输入接取值中为1 163(同步清0):取上限 的Q端,输出接CR 六、计数器模的变化 置数法: 范围n1~n2:其中: n1:下限 n2:上限:为小于模数的整数; 同步置数(161、163):取上限 六、计数器模的变化 ①ET=EP=CR=1 ②与非门的输入接上限中为1的Q端,输出接LD ③ D3~D0=下限; 六、抢答器 七、可编程器件及VHDL语言 八、数字钟 注意事项: 1.逻辑符号的画法 * * 复习 一、数制与码制 二、逻辑函数基本定律 反演律和对偶律( 、 ) “·”变为“+”;“+”变为“·”; “0”变为“1”;“1”变为“0”; 两个以上变量的公共“非”号保持不变; 优先顺序:()→·→ + 其中 还要遵守 “原变量”变为“反变量”;“反变量”变为“原变量”; ?化简: 公式法: 二、逻辑函数基本定律 ?化简: 卡诺图法: 1) 矩形要尽可能地大 2) 矩形的个数要尽可能地少 3)包含所有的为1项,为1项可重复使用 如含任意项: 4)为使矩形尽可能地大,×当1 5)为使矩形数尽可能地少,×当0 二、逻辑函数基本定律 逻辑函数变换 概念 n个变量共有2n最小项,任意两个最小项之积恒为0,全体最小项之和恒为1。 两个相邻的最小项只有一个变量发生变化 基本的门电路(与、或、非)、复合门电路(与非、或非、同或、异或)

文档评论(0)

shaoye348 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档