网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电路复习要点自控信工.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
作者:北京化工大学杨丽华 三、逻辑门电路 ※ 四、组合逻辑电路 五、触发器 要求掌握 复习 复习 三.设计一个三输入的多数表决电路,两个或两个以上输入为1时,输出为1,否则输出为零。 四. 用卡诺图化简 复习 五.试用一片3线-8线74HC138和与非门实现如下逻辑函数。 复习:门电路、触发器波形图;由表达式画逻辑电路图;同步时序电路分析(举例) 74HC151、74HC153、74HCT161的应用 复习 六.填空 1、n个输入端的二进制译码器,共有 个输出端。 2、在数字电路中一般采用正逻辑,即用 表示高电平。用 表示低电平。 3. 一个容量为2K×8的RAM有 根地址线, 根数据线。 4.四个触发器构成的8421BCD码计数器共有 个无效状态。 5.四位二进制加法计数器的初始状态为1001,经过100个CP时钟脉冲之后的状态为 。减法计数器呢? 6.译码器属于 电路,计数器属于 _ 电路。 7、A/D转换器的主要技术指标是 、 。 8.JK触发器,若J=K,则可完成 触发器的逻辑功能。 9.求逻辑函数 A.B; B.A; C.同或 ;D.异或 。 10.逻辑函数F=AB+CD的真值表中,F=1的个数有( )。 A.2; B.4;C.16; D.7 .; 11.只有暂稳态的电路是( )。 A.多谐振荡器; B.单稳电路; C.施密特触发器; D.定时器.( ) 12.TTL电路的开门电阻及关门电阻各为( )及 ( ). 13.连续异或1985个1的结果是 A.0;B.1;C.不唯一;D.逻辑概念错误 14.TTL电路输入悬空相当于( ) 15.触发器有( )稳定状态。 16.移位寄存器按移动方向可分为( ) ( ),( ). 17.时序逻辑电路一般有( )和( )组成。 分析下图所示电路,写出它的激励方程组,状态方程组和输出方程。 * * 复习要点 一、数字逻辑概论 1、数制:二进制、十进制、十六进制、八进制及相互转换。 3、二进制代码:二进制码、二~十进制码(BCD码)——注意有六个无关项、 ※ 2、二进制数的算术运算: 原码、反码、补码; 带符号的二进制数的减法运算 及常用复合逻辑运算:与非、或非、与或非、同或、异或。 ——符号、逻辑功能 P30 1.2.2 1.2.3 1.2.4 1.3.1 1.3.2 作业 4、三种基本逻辑运算:与、或、非; ※ 二、逻辑代数 1、逻辑代数的基本定律和恒等式 3、逻辑函数的代数化简法:(最简与或式) (1)并项法 (2)吸收法 (3)消去法 (4)配项法 2、逻辑代数的运算规则: (1)代入规则: (2)反演规则: (3)对偶规则: 4、逻辑函数的最小项(定义、性质)、最小项表达式(标准与或式)——唯一。 5、卡诺图化简法(注意无关项的处理) 6、逻辑函数的表示方法:真值表、逻辑图、逻辑表达式、卡诺图、波形图及相互转换。 ※ P47 2.1.4 2.1.8 P48 2.2.2 2.2.3 2.2.4 作业 最简与或式不唯一 (1)OC门(OD门) :外接上拉电阻 (能线与!) 1、典型逻辑门电路的符号、功能; ※ Ru +VCC (OC门)或(OD门) A B L Ru +VCC A B L1 C B L2 L ? ? 2、几个特殊的逻辑门电路:符号、功能; (3)CMOS传输门:符号、功能、控制端的作用。 (2)三态门(TSL门):控制端的作用。 (能线与!) CS L A B CS L A B ※ TTL与非门的 开门电阻:Ron=2.5k;关门电阻: Roff=0.7k CMOS门输入端经电阻接地, 均等效于接低电平! 输入端接电阻的情况。 3、TTL门多余输入端的处理:原则 输入端悬空相当于接高电平。 与门、与非门的多余输入端的处理: 或门、或非门的多余输入端的处理: 不同 一般接10K 以上的电阻 P86 3.3.1 3.3.2 作业 ※ 2、典型组合逻辑器件: 代码转换电路、编码器(优先编码器)、译码器(全译码器、BCD码译码器、七段码译码器)、数据选择器、数据分配器、数值比较器、算术运算电路——加法器(超前进

文档评论(0)

shaoye348 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档