LatticeXP 系列培训教程.PDF

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
LatticeXP 系列培训教程

LatticeXP 系列培训教程 上海莱迪思半导体公司 市场部 2005 年 5 月 英文网址: 中文网址: 或 1 LatticeXP 系列 器件的主要特性 • 非易失,无限次重构 -瞬时上电,数毫秒 -无外部配置存储器 -很高的设计安全性,不能截取位流 -用数毫秒重构基于 SRAM 的逻辑 -通过系统配置和JTAG 口对SRAM 和非易失存储器编程 -支持非易失存储器的后台编程 • 很高的密度并有多种封装 • 嵌入式和分布式存储器 • 灵活的 I/O 缓冲器 • 专用 DDR 存储器支持 • 系统时钟 PLL • 系统级的支持 表 1 LatticeXP 系列产品选择指南 产品简介 LatticeXP 系列 FPGA 在单一结构里组成了逻辑门、嵌入式存储器和 I/O,器 件是非易失的和能够无限次重新编程,它支持节省成本的系统设计。 LatticeXP 系列中使用的重复编程、非易失技术是下一代 ispXP 技术。采样这 种技术,就不再需要昂贵的外部配置存储器,设计没有未经许可的读回风险。 借助莱迪思的 ispLEVER®设计工具可以使 LatticeXP 系列高效地实现大型 复杂设计。ispLEVER 设计工具提供支持 LatticeXP 的时尚逻辑综合工具的综合 库。ispLEVER 工具采用综合工具的输出结果,并且配合其自己的 floor planning 工具的约束条件,在 LatticeXP 器件中进行布局布线。ispLEVER 工具从布线中 提取时序信息,并将它们反注到设计中来进行时序验证。 2 莱迪思还提供许多用于 LatticeXP 系列的预先设计的 IP (Intellectual Property ,知识产权)ispLeverCORE™模块。采用这些 IP 标准模块,设计者可 以将精力集中于自己设计中的特色部分,从而提高工作效率。 器件结构 LatticeXP 器件的中间是逻辑块阵列,器件的四周是可编程 I/O 单元 (Program I/O Cell ,简称PIC )。在逻辑块的行之间分布着嵌入式RAM 块 (sysMEM Embedded Block RAM,简称EBR )。 图 1 LatticeXP 器件结构示意图 PFU阵列的左边和右边,有非易失存储器块。在配置模式,通过IEEE 1149.1口或sysCONFIG外部口对非易失存储器块编程。上电时,配置数据从非 易失存储器块传送至配置SRAM。采样这种技术,就不再需要昂贵的外部配置存 储器,设计没有未经许可的读回风险。数据从配置数据经宽总线从非易失存储 器块传送至配置SRAM,这个过程只有数毫秒时间,提供了能容易地与许多应用 接口的瞬时上电能力。 器件中有两种逻辑块:可编程功能单元(Programmable Function Unit ,简 称 PFU );无RAM 的可编程功能单元(Programmable Function Unit without RAM ,简称PFF )。PFU 包含用于逻辑、算法、RAM/ROM 和寄存器的积木 块。PFF 包含用于逻辑、算法、ROM 的积木块。优化的PFU 和 PFF 能够灵 活、有效地实现复杂设计。器件中每行为一种类型的积木块,每三行 PFF 间隔 就有一行 PFU 。 每个 PIC 块含有两个具有 sysIO 接口的 PIO 对。器件左边和右边的 PIO 对 可配置成 LVDS 发送、接收对,sysMEM EBR 是大的专用快速存储器块,可用 于配置成 RAM 或 ROM 。

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档