教务听课 .pptVIP

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教务听课

一、D/A 转换器的基本原理 D/A转换器用来将数字量转换成模拟量。 它的基本要求是输出电压VO应该和输入数字量成正比,即: Uo = D×VREF / 2N 其中, VREF为参考电压。 D/A转换的电路结构: ① .加权电阻网络D/A转换 加权电阻网络D/A转换法是用一个二进制数的每一位产生一个与二进制数的权成正比的电压,然后求和。这种转换方法就称为加权电阻网络法。 结构如下页图9.4-1 ②. T形电阻网络D/A转换 实际应用的D/A转换器多采用 T形电阻网络。 与加权电阻网络法的主要区别:电阻求和网络的形式不同。它采用分流原理实现对输入位数字量的转换。 结构如下页图9.4-2 于是输出电压为: 这样就完成了由二进制数到模拟量电压信号转换 二、D/A的转换器的主要指标 1.分辨率 分辨率反映了数字量在最低位上变化1位时输出模拟量的变化。 一般用相对值表示: 对于8位D/A转换器来说,分辨率为1/256。而对于10位D/A转换器来说,分辨率可以提高到1/1 024。 分辨率越高,转换时,相同数字对应的模拟信号电压数值越小,也就越灵敏 2.转换精度 精度是指转换后所得的实际值对于理想值的接近程度。 一般的D/A转换器的精度为满量程的o.2%±LSB 3. 转换速度 每秒钟转换的次数即频率的倒数。 三、DAC0832的引脚功能与内部结构 DAC0832其主要特性如下: ◆ 分辨率为8位; ◆ DAC0832内部无参考电源,须外接参考电压源。 ◆ DAC0832为电流输出型D/A转换器,要获得模拟电压输出时,需要外加转换电路。 图9.4-3 D/A转换器0832 1.DAC0832各引脚的功能如下: Vcc: 电源输入引脚。 AGND: 模拟信号地。 DGND: 数字地 DI0~7:数据输入线; ILE:数据锁存信号,高电平有效 /CS :输入寄存器选择信号,低电平有效, /WR1:输入寄存器的写选通信号,输入锁存器的锁存信号LE1由ILE、/CS、/WR1的逻辑组合产生。 /XFER:数据传送信号,低电平有效。 /WR2:为DAC寄存器的写选通信号。DAC寄存器锁存信号LE2,由/XFER、/WR2的逻辑组合产生。 VREF:基准电源输入引脚。 Rf0: 反馈信号输入引脚,反馈电阻在芯片内部。 Iout1 、Iout2 :电流输出引脚。电流Iout1与Iout2的和为常数,Iout1 、Iout2随DAC寄存器的内容线性变化。 2.DAC0832的内部结构 四、DAC0832与51单片机的接口设计 DAC0832系列与8031单片机有两种基本的接口方法;即单缓冲器方式和双缓冲器同步方式。 1.单缓冲器方式接口 适用条件:若应用系统中只有一路D/A转换或虽然是多路转换,但并不要求同步输出时,则采用单缓冲器方式接口。 连接方法:让ILE接+5V, CS 、 XFER 接地址选择线相连 (都与P2.7) WR1 、 WR2的写信号都由8031的WR端控制, 图9.4-5 单缓冲接口电路 对0832 操作指令:MOVX @DPTR,A 能完成一次D/A转换须执行指令: MOV DPTR , #ADDRES ;ADDRES=7FFFH MOV A, #DATA ;DATA—待转换数字量 MOVX @DPTR,A ; 数字量从P0口送到P2.7所指向的地址,WR有效时完成一次D/A输入与转换。 2.双缓冲器同步方式接口(图9.4-6 ) 适用范围:多路D/A转换且要求同步输出时 DAC0832采用这种接法时,数字量的输入锁存和D/A转换输出是分两步完成的: 1)数字量锁存在各自的输入寄存器中; 2)多个输入寄存器中的数据同时打入各自DAC寄存器,实现同步转换输出。 图9.4-6 T型电阻网络D/A转换器 DAC0830(1)地址:P2.7 P2.6 P2.5 P2.4 P2.3~P2.0 P0 输入锁存: 1 1 0 1 F FF

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档