- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
深硅槽的刻蚀研究
2003年10月 第十二届全国电子束、离子束、光子束学术会 北京
深硅槽的刻蚀研究
赵玉印欧文
中国科学院微电子中心 100029
摘要
在集成电路技术中,深硅槽主要用于双极集成电路中的隔离以及DRAM中的电容制作。由于双
极集成电路中的工作电流大,深硅槽隔离技术对于双极集成电路来说是非常重要的,同时也能减
少器件面积,而对于DRAM制作,深硅槽能制备出大电容,并占用较小的面积。在深沟隔离和深槽
电容中,深硅槽的刻蚀技术是很关键的,本文对深硅槽的刻蚀进行了研究。
l引言
在双极集成电路中,由于工作电流大,所以对隔离的要求非常高。深沟隔离技术由于能大大
减小器件面积和c—s寄生电容,能显著提高NPN管的高频特性,增大集电极一集电极之问的击穿电
压,因而在职极集成电路中得到广泛的应用;而在CMOS中,埋层、外延层和深沟隔离的联合使用,
能彻底消除闩锁效应1。
而对于制作DRAM器件,如果不采用高k的介质材料,则制作平面电容需要占用很大的芯片面
积,而采用深硅槽制作DRAM电容,则占用很小的芯片面积,因而也是常用的技术。
深硅槽的刻蚀技术是实现深沟隔离技术和制作DRAM硅槽电容得很重要的技术,它必须满足器
件的要求,主要关键点如下:
1) 刻蚀之前,要刻蚀掉的硅区必须清洗干净,同时也要去掉上面的自然氧化层,因为任何
自然氧化物的存在都将引起沟槽底部出现“黑硅”(表面沾污)。
2) 要注意控制刻蚀剖面,保持深硅槽一定的倾斜度也是非常重要的,这能保证深硅槽能刻
到一定深度,同时又能实现无空洞的填充“。
3) 在刻蚀快结束时,用各向同性的湿法代替干法,这样可以在沟道底形成光滑的阋角,使
在以后的氧化工艺过程中不会产生由于压力而引起的缺陷”。
4)阻挡层的选择是重要的,要满足前面所说的深硅槽倾斜度的要求,这种阻挡层对硅的选择
4。
比不要太高,最好是低于l:10
本文采用C1。/HBr、SF。/o。和C11/BCl,/SF。三种气体组分分别进行了深硅槽的刻蚀,并对结果
进行了分析。
2实验及结果分析
我们在工艺研究过程中采用的是4英寸的硅外延片,埋层加外延层的厚度约为5um,因此要
求能刻蚀出大于6um的沟槽,版图上所有的沟槽的宽度为1.2微米。对于阻挡层,为了与标准的
CMOS工艺兼容,不能采用含金属原子的材料,因为这种材料中所含的金属原子可能会对一些高温
设备带来污染…。因此,我们采用国际上常用的三层掩膜结构TEOS/Si。Na/siO!。
我们采用了cl。/}mr、sFe/O。和C1
7/BCl。/SFe三种气体组分分别进行了深硅槽的刻蚀,首先我
国家重点基础研究专项经费国家自然科学基助项目。
2003年10月 第十二届全国电子束、离子束、光子束学术会 北京
到的深沟形状很好,但是这种气体组合,刻蚀速率极慢,而且,由于HBr的存在,很容易在硅表
面生成聚合物,这样,刻蚀时间稍微一长,沟道里就会形成黑硅,所以用这种方法,不可能刻出
深为6um,宽度小于2um的非常洁净的沟槽出来,如图1所示。
图l、采用C11/HBr气体组分刻蚀的硅槽的SEM照片
特点:表面发黑,刻蚀不能继续进行下去,因而刻不出大于6um的深硅槽。
为了解决采用上一种气体组合出现的问题,我们采用了sFn/O。的气体组分,这一气体组分刻
硅槽,刻蚀速度快,由于没有HBr,没有生成聚合物,表面很干净,但是刻蚀的各向异性不好,
其剖面形状大致如图2所示。如果加大0:组分,虽然在各向异性方面有所改善,但由于0:组分的
增加,刻胶加快,沟槽宽度依然很大,不能满足要求。
叫. 石一
图2、采用sFe/O。组分的深硅槽刻蚀剖面示意图
特点:硅槽宽度:4um
硅槽深度:4.5um
增加氧含量后,各向异性得
文档评论(0)