- 1、本文档共64页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数 字 电 路
复习资料
桂林电子科技大学
二 院
第一部分:基本要求和基本概念
第一章 半导体器件的基本知识
一,基本要求
1, 了解半导体PN结的形成及特性,了解半导体二极管的开关特性及钳位作用。
2,了解半导体三极管的输入特性和输出特性,熟悉半导体三极管共发射极电路的三个工作区的条件及特点,掌握三极管开关电路分析的基本方法。
3,了解绝缘栅场效应管(MOS)的结构、符号、工作原理及特性。
二,基本概念
1,按导电率可以把材料分为导体、绝缘体和半导体。
2,半导体中有空穴和自由电子两种载流子。
3,纯净半导体称为本征半导体。
4,P型半导体中的多数载流子是空穴;少数载流子是自由电子。
5,N型半导体中的多数载流子是自由电子;少数载流子是空穴。
6,PN结是一个二极管,它具有单项导电性。
7,二极管电容由结电容和扩散电容构成。
8,二极管的截止条件是VD<0.5V,导通条件是VD≥0.7V。
9,三极管的截止条件是VBE<0.5V,截止的特点是Ib=Ic≈0;饱和条件是
Ib≥(EC-Vces)/(β·RC),饱和的特点是VBE≈0.7V,VCE=VCES≤0.3V。
第二章 门电路
一,基本要求
1,熟悉分立元件“与”“或”“非”“与非”“或非”门电路的工作原理、逻辑符号和功能。
2,熟悉TTL集成与非门的结构、工作原理及外部特性,熟悉OC门三态门和异或门的功能及主要用途,掌握各种门电路输出波形的画法。
2,熟悉PMOS门NMOS门和CMOS门的结构和工作原理,熟悉CMOS门的外部特性及主要特点,掌握MOS门电路的逻辑功能的分析方法。
二,基本概念
1,门是实现一些基本逻辑关系的电路。
2,三种基本逻辑是与、或、非。
3,与门是实现与逻辑关系的电路;或门是实现或逻辑关系的电路;非门是实现非逻辑关系的电路。
4,按集成度可以把集成电路分为小规模(SSI)中规模(MSI)大规模(LSI)和超大规模(VLSI)集成电路。
5,仅有一种载流子参与导电的器件叫单极型器件;有两种载流子参与导电的器件叫双极型器件。单极型集成电路主要有PMOS、NMOS和CMOS器件;双极型集成电路主要有TTL、HTL、ECL和IIL器件。
6,TTL门电路的低电平噪声容限为VNL=VOFF-VIL;高电平噪声容限为
VNH=VIH-VON。
7,直接把两个门的输出连在一起实现“与”逻辑关系的接法叫线与;集电极开路门可以实现线与;普通TTL门不能实现线与。
8,三态输出门的输出端可以出现高电平、底电平和高阻三种状态。
9,三态门 的主要用途是可以实现用一条导线(总线)轮流传送几个不同的数据或控制信号。
10,用工作速度来评价集成电路,速度快的集成电路依次为ECL→TTL→CMOS。
11,用抗干扰能力来评价集成电路,抗干扰强的集成电路依次为CMOS→TTL→ECL。
12,CMOS门电路的输入阻抗很高,所以静态功耗很小,但由于存在输入电容,所以随着输入信号频率的增加,功耗也会增加。
第三章 逻辑代数基础
一,基本要求
1,熟悉逻辑代数的基本运算、基本公式和常用公式,掌握逻辑函数的表示方法—真值表、逻辑函数表达式、卡诺图和逻辑图。
公式简化时常用的的基本公式和常用公式有(要记住):
1)
2) (德.摩根定律)
3)
4)=B
5)
2,掌握逻辑函数的公式简化法和卡诺图简化法,掌握具有约束的逻辑函数的化简方法。
二,基本概念
1,逻辑代数的四种表示方法是真值表、函数表达式、卡诺图和逻辑图。
2,逻辑变量和函数只有0和1两种取值,而且它们只是表示两种不同的逻辑状态。
3,逻辑代数只有“与”“或”“非”三种基本逻辑运算。
4,描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。
5,用与、或、非等运算表示函数中各个变量之间描述逻辑关系的代数式叫函数表达式。
6,逻辑函数表达式的标准形式有标准与或式即最小项表达式和标准或与式即最大项表达式。
7,逻辑函数的简化方法有代数法即公式法和图形法即卡诺图法。
8,最简与或式是指乘积项数最少,乘积项中的变量个数最少的与或式。
9,约束项是不会出现的变量取值组合,其值总是等于0。
10,约束条件是由约束项加起来构成的逻辑表达式,是一个值恒为0的条件等式。
第四章 组合逻辑电路
一,基本要求
1,了解组合逻辑电路的特点,掌握组合逻辑电路的分析方法和设计方法。
2,熟悉编码器、
您可能关注的文档
- LyncPlus 功能介绍-201303幻灯片.ppt
- 车辆特征智能分析系统介绍.pdf
- 组建SOHO型网络摘要.ppt
- 德生像素人脸识别系统简介课件.doc
- 第七讲 数字电路基础.ppt
- 产品信息月刊20125月刊.ppt
- 超声波、微波复合式车辆检测器(车流量、交通流量、交通信息采集、交通流检测器)技术说明书 通版介绍.pdf
- 中国制造企业管理升级加速器.pdf
- 维修电工安全生产常识.pdf
- 计算机应用课件讲述.ppt
- 10《那一年,面包飘香》教案.docx
- 13 花钟 教学设计-2023-2024学年三年级下册语文统编版.docx
- 2024-2025学年中职学校心理健康教育与霸凌预防的设计.docx
- 2024-2025学年中职生反思与行动的反霸凌教学设计.docx
- 2023-2024学年人教版小学数学一年级上册5.docx
- 4.1.1 线段、射线、直线 教学设计 2024-2025学年北师大版七年级数学上册.docx
- 川教版(2024)三年级上册 2.2在线导航选路线 教案.docx
- Unit 8 Dolls (教学设计)-2024-2025学年译林版(三起)英语四年级上册.docx
- 高一上学期体育与健康人教版 “贪吃蛇”耐久跑 教案.docx
- 第1课时 亿以内数的认识(教学设计)-2024-2025学年四年级上册数学人教版.docx
文档评论(0)