一种新颖的DC-50GHz低插入相移MMIC可变衰减器1 GaAsMMIC控制.PDF

一种新颖的DC-50GHz低插入相移MMIC可变衰减器1 GaAsMMIC控制.PDF

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种新颖的DC-50GHz低插入相移MMIC可变衰减器1 GaAsMMIC控制

一种新颖的DC-50GHz低插入相移MMIC可变衰减器 1   GaAsMMIC控制电路由于体积小、重量轻、开关速度快、抗辐射、可靠性高、几乎无功耗等显著 优点在许多电子系统中获得广泛应用。众所周知,在现代先进的移动通信等系统(如空间分集智能 天线和相控阵系统)中,均需进行幅度和相位的调整,一般系统均要求相位调整时,幅度变化越小 越好。而幅度调整时,相位变化越小越好。文中所提DC-50GHz超宽带的GaAsMMIC压控电调衰减器除 了具有大动态衰减范围、优良的衰减随控制电压变化的线性度、优异的输入/输出驻波及多功能等特 点外,低的插入相移是这种芯片的最显著的特点。因此,这种电路可以用作:a)低插入相移条件下 ,作为DC50GHzMMIC可变衰减器,组成自动损耗控制组件;b)在多倍频程的矢量调制器中,在引入 低插入相移时完成幅度调制和幅度调整功能;c)DC-50GHz的高性能吸收式(或称匹配型)单刀单掷 开关;d)多倍频程的脉冲幅度调制器;e)与宽带放大器级联组成宽频带、大动态、衰减量随控制 电压高线性变化的AGC(自动增益控制)放大器。 2   这种单片压控可变衰减器的设计和实现,总体考虑如下:   ——根据电性能指标要求,选择合适的电路拓扑结构和设计合理的开关MESMET;   ——获得DC-50GHz频率范围下开关MESFET的等效电路模型参数比例缩放方程;   ——采用串联和并联开关MESFET两个控制端等负载设计方法,简化电路和降低功耗。 图1电原理图 图2芯片照片 由于这种电路工作时,控制电压是一组互补电压,分别控制串联和并联的开关MESFET。电调过程中 两控制端的负载必须相同,否则压控电调时,驻波特性明显恶化。通常设计直流参数电路来平衡两 控制端的负载使其相同,达到电调控制中改善驻波特性的目的。本文采用了设计时选定两控制负载 相同的方法,达到改善电调控制端中驻波特性的目的。过程如下: ——采用成熟的微波单片电路设计软件(如AgilentEesof软件)进行电路的仿真和优化;   ——根据优化的结果进行版图设计;   ——根据设计的版图进行二次仿真和优化,并修改和确定版图;   ——选择和设计合理的工艺途径;   ——工艺流片,微波在片测试。   电路原理如图1所示,采用匹配型SPST的宽带开关电路拓扑,开关臂两端分别串联吸收电阻器和 开关MESFET并联的支路以及多只与主传输并联的开关MESFET组成,电路中采用了低色散、宽频带的 共面波导传输线以展宽频率带宽。设计低插入相移功能的基本原理主要是利用相位相互抵消原理。 即其电路物理概念为:串联支路感抗引入的相位滞后和并联支路容抗引入的相位超前相互抵消。电 路设计时考虑的主要电性能指标为:   ——DC50GHz的频率范围;   ——设法获得最小衰减量及频带内衰减量起伏;   ——最小衰减量时的低输入/输出驻波;   ——最大衰减量及频带内衰减的平坦度;   ——最大衰减量时的低输入/输出驻波;   ——低相移衰减,尽可能小的衰减相移比。   电路设计采用AgilentEesof软件,为获得最佳电性能,不同的MESFET应选取不同的最佳栅宽 ,因此设计中采用了模型参数比例缩放技术。电路模型参数提取采用HPIC-CAP软件及相应的模型参 数提取系统。由于设计频率高达50GHz,因而还采用了电路模型参数频率扩展和拟合技术以获得DC- 50GHz开关MESFET电路模型的设计参数。 3   芯片采用南京电子器件研究所离子注入圆片工艺线制作,采用离子注入工艺具有较高的成品率 和长期工作稳定性。工艺包括Au/Ge/Ni欧姆接触金属化:0.5μm栅长Ti/Pt/Au肖特基势垒栅;N+、 N-注入;离子注入电阻;金属膜电阻;SiO2钝化膜;微带线;空气桥;通孔接地;背面金属化及电 镀等。工艺成品率高达80%以上,芯片间和圆片间的电性能具较好的一致性。芯片尺寸为 2.33mm×0.68mm×0.1mm。芯片照片如图2所示。信号输入/输出端均为共面波导接口,采用通孔接地 和多重芯片钝化技术,可靠性高。控制端均靠芯片一侧,便于安装使用。 4   电性能测试采用HP8510C矢量网络分析仪和CascadeMicrotech微波探针台组成的微波在片测试系 统。测试的各种电性能参数如最小衰减;最小衰减时的输入/输出驻波;最大衰减;最大衰减时的输 入/输出驻波;最小衰减与最大衰减的相移差。当V1为0V,V2为负极性的FET夹断电压VP时,对应最 小衰减态。当V1为V

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档