华南理工大学《数字电子技术实验》数电复习提纲和例题.pptVIP

华南理工大学《数字电子技术实验》数电复习提纲和例题.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一章 逻辑代数基础 1. 数制和码制及其转换,2,10,16,8421码 2. 数学基础: 三个基本运算,五个常用运算,三个基本定理,基本公式,常用公式三个基本定理,求对偶式,反演式 3. 逻辑函数的表示: 真值表,函数式,波形图,卡诺图,电路图(逻辑符号) 4.逻辑函数的化简:重点 公式化简法和卡诺图化简法,最小项、无关项及其应用 例题: ①与BCD相等的十进制数是87 二进制数是1010111 十六进制数是57, ② AB+CD=0(约束项)求 的 最简与或表达式。 可用圈1或圈0法解。见图1-1 得 ③若F(A,B,C,D)=∑m(0,1,2,3,4,7,15)的函数可化简为 则可能存在的约束项为( 3 ), 见图1-2。 第二章 门电路 本章重点: 二、三极管及MOS管的开关特性及其等效电路。 常见逻辑门的符号、特点和工作原理:TTL门,MOS反向器,OC(OD)门,三态门,传输门等。 TTL、CMOS反向器的工作原理,电气特性。 输入输出特性反映器件的性能:工作速度、负载能力、功耗、抗干扰能力。TTL电路输入负载特性: 主要参数及其意义VOH、VOL、VIH、VIL、VTH、VNH、VNL,IIH、IIL、IOH、IOL、N、tpd. 总线结构。 ? 判定下列表达正确的电路:见下图: 解:若为TTL门(A、B、D) 若为CMOS门(B、C、D), ? 右图中,已知TTL与非门的VOH=3.5V,IOH=40微安,VOL=0.2V,IOL=12毫安, 发光二极管VD=1.5V,导通电流10mAID15mA, 则R的取值范围是? 解:与非门输出VOH=3.5V时发光二极管不发光,与非门输出VIL=0.2V时发光二极管发光, 10(5-1.5-0.2)/R12毫安, 0.22KR0.275K 第三章 组合逻辑电路 重点:组合电路(SSI和常用MSI)的分析和设计。 1、组合逻辑电路的特点,一般的分析和设计方法 2、熟悉常见的MSI逻辑功能、应用:功能扩展;用译码 器、数据选择器设计组合电路。 3、定性了解竞争-冒险现象,产生的机理和一般的处理方法 (2)某电路的功能表如表3-1, ①试用与非门实现;②用四选一数据选择器实现; ③用74LS138实现。 给MSI的功能表或表达式。 解 ① 表3-1 A B Y 0 0 C 0 1 C 1 0 0 1 1 1 ②设A1=A、A0=B得D0=C、D1=C 、D2=0、D3=1如左图 ③Y=∑m(1、2、6、7)如右图 第四章 触发器 1、熟悉RS,JK,D,T触发器特性表,特征方程,触发条件,约束条件,异步置数和复位。 2、画输出波形,列出驱动、状态、输出方程(重点) 。3、了解门的传输延迟时间 画图时的注意事项: 1、列触发器驱动方程, 状态方程,输出方程,异步置0/1端表达式。 2、初始状态,检查异步置0/1端 (在以下的各步中随时检查)。 3、特性方程(状态方程)只在时钟条件满足时成立,否则触发器保持原状态不变。 4*、主从结构(RS,JK),1.若输入在CP=1时多次翻转,则从触发器的状态由下降沿时的主触发器状态决定。主从RS,主触发器状态可随RS的变化而多次翻转;主从JK,主触发器状态随JK的变化只会翻转一次。2.有异步置0(复位)/置1时,主、从触发器同时复位/置1。 5、边沿触发器,注意触发器的延迟时间。当时钟上升/下降沿到来时,输入是跳变的,则触发器的状态由时钟上升/下降沿到来之前的稳定的输入所决定。 例题: 根据已知波形画出对应的Q1、Q2、Q3的波形。如下图。 第五章 时序逻辑电路 重点:同步时序电路(SSI和常用MSI)的分析和设计。 1、时序电路的特点,同步时序电路的一般的分析和设计方法,步骤)(重点MSI ) 2、熟悉常见的MSI逻辑功能、应用:功能扩展; 3.任意进制计数器分析和设计(同步/异步置数法和复位法)(重点) 例题: (1)用负边沿JK触发器产生下图所示脉冲 序列的同步时序电路。 解:00→11→10→10→01→00 有5个状态, 需要3个触发器。 该题有多解,解一:状态图为 Q3Q2Q1 000→111→110→010→001 (2)图5-2中计数器为74161 解:①画下图的状态转换图如下; 0000→0001→0010→0011→0100 复位 N=10 置位 1100←1011←1010←1001←1000

您可能关注的文档

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8135026137000003

1亿VIP精品文档

相关文档