- 1、本文档共4页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
富泰康研发中心简介及招聘简章20150915A-沈阳航空航天大学
富士康科技集团-富泰康电子研发(烟台)有限公司
富泰康芯片研发中心
一、公司简介
富泰康芯片研发中心以开发集操作系统(Web OS)为主体,并结合配套的系统集成与周边芯片设计(SoC/IC)为一体之创新型企业,拥有设计能力与完整的自主知识产权。团队技术、销售、资本运用等运营模式均有丰富经验。富泰康芯片研发中心计划中的操作系统规格,是经过长时之市场调查,为富士康集团11屏3网2云目标产品系列中,最为核心的产品。
通过烟台研发中心,垂直整合软件、芯片、硬件、工厂制造等,带动富士康集团地方扎根与发展,创造经济价值。同时更可吸引其它相关产业与供应链进驻地方,促进地方经济繁荣与就业。
我们的目标
1) 跨平台操作系统(Web OS)
自主研发的嵌入式桌面操作系统,开发新一代以 WebApp 为基础的两岸华人自主操作系统软件平台,将可支持 HTML5 跨平台应用程序运行于11屏3网2云中的各式终端装置, 同时链结网络及云端应用,创见一个以使用者为中心,可透过智能运算能力, 为使用者创造简易与人性化的使用情境。
2) SoC设计
将 SoC 视为操作系统的一部分, 透过 ECRS 精神, 以达成最佳之优化成果为目的。针对开发整机所需的各种专用集成电路芯片和系统软件,以?è??28纳米制程,组成低功耗、高性能嵌入式中央处理器(CPU/GPU)与数字信号/图形/视频处理器(DSP/GPU/VPU/ISP)设计系统芯片(SoC)。
3) 周边IC芯片设计
周边配合IC芯片设计,含功耗控制、触控、感应、音频(Power Management IC, Touch Controller IC, Sensor IC, Voice AMP)等
4) 实现平板计算机产品系列
运用以上操作系统/软件与SoC/IC,配合Foxconn强大生产/销售能力,推出小型的(7~11吋)、方便携带的平板计算机,以触摸屏作为基本的输入设备。允许使用者通过触控笔或数字笔来进行作业而不是传统的键盘和鼠标。更支持手指操作,使用手指触控、书写、缩放画面与图案。使用者可以透过内建的手写识别、屏幕上的虚拟键盘、语音识别或者一个真正的键盘(机型配备)进行操作。
二、招募需求职位及任职资格
(一)、软件开发工程师
工作说明:
IP function verification and firmware development.
Linux / Android SDK development.
IoT / RTOS development.
Working with other function team to finish task closely.
任职资格:
学历:本科、硕士
专业:电子、微电子、计算器、通信类相关专业
英文:本科过四级、硕士过六级
技能需求:
Strong C++/C programming skill. (Necessary)
Familiar operation system.
Memory management / Task scheduling
IRQ process / System call
Familiar data structure.
Familiar Linux kernel, Android Framework and driver programming.
(二)硬件设计工程师
工作说明:
Digital / Analogy IP verification and maintaining.
IP technical consultation.
SoC integration and verification
Working with other function team to finish task closely.
任职资格:
学历:本科、硕士
专业:集成电路、电子、微电子、计算器、通信类相关专业
英文:本科过四级、硕士过六级
技能需求:
Familiar Verilog HDL language.
Familiar SoC/IC design flow.(Verification / Synthesis / STA / Formal / DFT … etc)
Familiar FPGA(Xilinx / Altera) implementation.
Familiar PHY protocol(HDMI, DDR3/4, MIPI, PCI-E, USB3.1) and design.
(三)数位布局布线工程师
工作说明:
RTL to Netlist synthesize / DFT design insertion / timing closure.
Floorplan Powerplan / CTS / Routing / L
文档评论(0)