《数字电路》总复习.ppt

  1. 1、本文档共106页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字电路》总复习

第1章 逻辑代数 2、逻辑函数描述方法 第2章 门电路 五、复习题 1.分析图2-1所示二极管电路,二极管正向压降可忽略。已知R1= 10kΩ, R2=10kΩ, uI为峰值10V的三角波画出输出电压u0波形,並标明电压值。 【解答】vi>0 :D导通,vO = vi ; vi<0 :D截止, 得输出电压波形如图2-2所示。 2.分析图2-3所示电路,写出F1和F2的逻辑表达式。 3.二极管门电路如图2-4所示。已知二极管D1、D2的导通压降为0.7V,试回答下列问题: (1)A接10V,B接0.3V时,输出VO为多少伏? (2)A、B均接10V时,输出VO为多少伏? (3)A接10V,B悬空时,用万用表测量B端电位,VB为多少伏? (4)A接0.3V,B悬空,测量VB电位时应为多少伏? (5)A接5kΩ电阻,B悬空,测量VB电位时应为多少伏? 【解答】 (1) A接10V,B接0.3V时,D2管优先导通,输出VO被箝位在0.3V+0.7V=1(V),即VO=1V,此时D1截止。 (2) A、B均接10V时,D1、D2都截止,VO等于E,即VO=10V,此时D1、D2两端为零偏置,所以都不导通。 (3)A接10V,B悬空时,二极管D1、D2都不通,因此VO=10V。用表测量B点电压时,尽管表的内阻较大,但由于和B端相接,相当于B被接通,VO经D2管有电流流过,经D2管减去一个二极管导通压降0.7V(在微弱电流下,实际二极管导通压降<0.7V),故测得VB=9.3V。 (4)A接0.3V,B悬空,D1导通,故VO=1.0V。用万用表测B点电压时,D2也相当于被接通,VO经D2应减去0.7V,故VB=0.3V。 (5)A接5kΩ电阻,B悬空时,D1管导通,此时VO端电压应按下列式计算求得,即 测VB电压时,D2相当于接通,VO减去0.7V即为B点电压,VB=4.65V。 4.选择题 1) 三态门输出高阻状态时, 是正确的说法。 A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 2)以下电路中可以实现“线与”功能的有 。 A.与非门 B.三态输出门 C.集电极开路门 D.漏极开路门 3)以下电路中常用于总线应用的有 。 A.TTL门 B.OC门 C. 漏极开路门 D.CMOS与非门 4)逻辑表达式Y=AB可以用 实现。 A.正或门 B.正非门 C.正与门 D.负或门 5)TTL电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“1”。 A.悬空 B.通过电阻2.7kΩ接电源 C.通过电阻2.7kΩ接地 D.通过电阻510Ω接地 5.判断题(正确打√,错误的打×) 1)TTL与非门的多余输入端可以接固定高电平。( ) 2)当TTL与非门的输入端悬空时相当于输入为逻辑1。( ) 3)普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( ) 4)两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( ) 5)CMOS或非门与TTL或非门的逻辑功能完全相同。( ) 6)三态门的三种状态分别为:高电平、低电平、不高不低的电压。( ) 7)TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( ) 8)一般TTL门电路的输出端可以直接相连,实现线与。( ) 9)CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( ) 10)TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( ) 第3章 组合逻辑电路 1.设计用3个开关控制一个电灯的逻辑电路,要求改变任何一个开关的状态都控制电灯由亮变灭或由灭变亮。要求用数据选择器来实现。 [解] 以A、B、C表示三个双位开关,并用0和1分别表示开关的两个状态。以Y表示灯的状态,用1表示亮,用0表示灭。设ABC=000时Y=0,从这个状态开始,单独改变任何一个开关的状态Y的状态要变化。据此列出Y与A、B、C之间逻辑关系的真值表。如表A3.19所示。 2. 根据图P3.6、 P3.7所示4 选1 数据选择器,写出输出Z和E的最简与-或表达式。 3. 由4 选1 数据选择器构成的组合逻辑电路如图P3.8 所示,请画出在输入信号作用下,L的输出波形。 4. 用8 选1 数据选择器74LS151 设计一个组合电路。该电路有3个输入A、B、C 和一个工作模式控制变量M,当M=0 时

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档