TMS320C6000嵌入式系统优化编程的研究.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TMS320C6000嵌入式系统优化编程的研究

集成电路应用 #$%’()’’’ 嵌入式系统优化编程的研究 北京邮电大学电信工程学院无线技术研究室 ( )赵训威 王东昱 张 平 #95* 摘 要:分析了% ’ (! )* 的硬件设计和指令系统的特点,结合应用开发过程中遇到的问题, 对这种高速并行 +’, 器件的开发方法进行了总结。 关键词:+’, %’ (! ) * 嵌入式系统 并行处理 的地址线为 位 存储器寻址空间是 ! #$ %’ ( )’’’ 的硬件设计和指令系统 % ’(!)* (! 3 系列 数字信号处理器 是 公 $ A 。)*! # 片内集成有 #BCD ’E=———6 #!FBCD 的程 %’ (! ) * +’, - . %/ 序存储器 根据需要可全部配置成 和 的 司必威体育精装版推出的一种并行处理的数字信号处理器。它是 - )GHIJ . 6 #!FBCD 数据存储器。通过片内的程序存储空间控制器, 一次 基于 的 技术的 其中 是定点处 ), %/ 01/2 3 %’ (! ) *! 44 可以取出 ,即一次最多可以取出 条 位指令。 理器 , 是浮 点处理器 。本文主要讨论 !6*BCD 9 (! %’ (! ) *5 44 有 位的外部存储接 口 为 访 问 %’ (! ) *! # 。该处理器 的工作频率最高可 以采用 ) *! # (! K/: ), ,经内部 倍频后升至 ,每个时钟周期 外围设备提供了无缝接 口。外围设备可以是同步动态 6 78 $ ! 78 最多可以并行执行 条指令,从而可以实现 存储器- ’+E= . 、同步突发静态存储器- ’’E= . 、静 9 #* / , ’ 的定点运算能力,而且完成 # ! $ 定点 : :% 的时间只 态存储器- ’E= . 、只读存储器- EL . ,也可 以是 :/:L 需 5 !; 。 寄存器。 为了便于进行多信道数字信号处理, ! * ! #$ %’ ( ) ’’’ 的硬件结构 % ’

文档评论(0)

hhuiws1482 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档