- 1、本文档共13页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPA的DDS设计
一、实验名称:基于FPGA的DDS信号源设计
二、技术规范:
1.实验目标:
设计一个直接数字频率合成(DDS,Direct Digital Synthesis),DDS是一种新型的频率合成技术。DDS 技术是一种把一系列数字形式的信号通过DAC 转换成模拟信号的合成技术。
DDS 技术具有频率切换时间短,频率分辨率高,频率稳定度高,输出信号的频率和相位可以快速切换,输出相位可连续,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数字控制。它在相对带宽、频率转换时间、相位连续性、高分辨率以及集成化等一系列性能指标方面远远超过了传统频率合成技术。因此在现代电子系统及设备的频率源设计中,尤其在通信领域,直接数字频率合成器的应用越来越广泛。
2.实现功能:
本实验最后将设计出一个具有频率控制和相位移控制功能的DDS。
3.引脚:
本实验有三个输入端口,8位的频率控制字端口,分别接8个开关按键,8位的相位控制字端口,分别接另外的8个开关按键,系统时钟输入端口;一个8位输出端口,接D/A的输入端口。FPGA板上的时钟频率为50MHz,本实验将其10分频后得到5MHz再使用。
三.总体设计方案;
1.DDS原理:
实验采用目前使用最广泛的一种DDS 方式是利用高速存储器作查找表,然后通过高速DAC 输出已经用数字形式存储的波形。
图1:DDS 系统的基本原理图
图1中虚方框部分是DDS 的核心单元,它可以采用CPLD/FPGA 来实现。图中的相位累加器由N位全加器和N位累加寄存器级联而成,可对频率控制字的二进制码进行累加运算,是典型的反馈电路。
频率控制字M和相位控制字分别控制DDS 输出正(余)弦波的频率和相位。每来一个时钟脉冲,相位寄存器以步长M递增。相位寄存器的输出与相位控制字相加,其结果作为正(余)弦查找表的地址。正(余)弦查找表的数据存放在ROM中,内部存有一个周期的正弦波信号的数字幅度信息,每个查找表的地址对应于正弦波中0°~360°范围内的一个相位点。查找表把输入的址信息映射成正(余)弦波的数字幅度信号,同时输出到数模转换器DAC 的输入端,DAC输出的模拟信号经过低通滤波器 (LPF),可得到一个频谱纯净的正(余)弦波。
DDS 具体工作过程如下:每来一个时钟脉冲clk,N 位全加器将频率控制数据M 与累加寄存器输出的累加相位数据N 相加,把相加后的结果送至累加寄存器的输入端。累加寄存器一方面将上一时钟周期作用后所产生的新的数据反馈到加法器的输入端,以使加法器在下一时钟的作用下继续与频率控制数据M 相加;另一方面将这个值作为取样地址值送入幅度/相位转换电路,此电路根据取样地址输出相应的波形数据。最后经D/A 转换器和低通滤波器将波形数据转换成所需要的模拟波形。
DDS 输出信号的频率由下式决定:q=()×clk (代表取样点数,M 为频率控制字、代表存储器中存储数据的多少,N 代表累加器的位数,clk 代表基准时钟频率) 。调节M 可以改变取样的点数,从而改变频率。
假定基准时钟为70MHz,累加器为16 位,则clk=70MHz ,Y==65536 (N=16),设M=12 则X==4096,所以q=(4096/65536) ×70=4.375MHz。可见,通过设定相位累加器位数N、频率控制字M 和基准时钟的值,就可以产生任一频率的输出。DDS 的频率分辨率定义为:q=clk/ 由于基准时钟一般是固定的,因此相位累加器的位数就决定了频率的分辨率。
2.功能实现:
如果利用AT29C010芯片实验接线图如下:
图2:DDS试验连线图
顶层模块图:
图3:DDS顶层设计电路图
3.系统总体框图:
图4:总体框图
4.模块描述及功能实现(这里采用的是自己编的rom,没有用falsh芯片):
①顶层模块:顶层模块主要用于分频,定义系统的输入和输出端口。由于实验箱采用系统时钟位50MHz,本实验才有时钟频率为5MHz,所以本模块主要负责将时钟进行10分频。模块将调用相位累加模块和rom模块。模块端口有:系统时钟输入端口(接系统时钟),8位频率控制字输入端口和8位相位控制输入端口(接16个开关按键),8位数据输出端口(接D/A的8位输入端口),复位输入端(接一个按键),分频后的时钟输出(接D/A的时钟输入)。
名称 方向 电平 位宽 功能 clk input 3.3V 1 系统时钟信号,(50MHZ) F input 3.3V 8 频率控制字 reset input 3.3V 1 复位信号 P input 3.3V 8 相位控制字 sin_out output 3.3V 8 正弦波数据 clk_5MHz output 3.3v 1 分频后的时钟 ②相位累加模块:相位累加主要是利用频率控制字
您可能关注的文档
- 四个能力设综合档案_1_.doc
- 哈飞赛马调系统.doc
- 四川省社单位消防安全“四个能力建设验收标准.doc
- 四川省计安装定额解释.doc
- 四川电信放渠道支撑服务手册1.0.doc
- 四川联通TE实验网无线编号方案及设计原则.docx
- 四年级1元和研究与实践.doc
- 四川高速路年鉴.doc
- 四年级下劳动与技术教案.doc
- 四年级下品德与社会第三单元《交通与生活》教案(人教版).doc
- 2021海湾消防GST-HX-420BEx 火灾声光警报器安装使用说明书.docx
- 2022海湾消防 GST-LD-8316Ex 手自动转换装置安装使用说明书.docx
- (小升初押题卷)江苏省小升初重难点高频易错培优卷(试题)-2024-2025学年六年级下册数学苏教版.docx
- 2023-2024学年吉林省吉林市舒兰市人教版四年级上册期末考试数学试题.docx
- 2023-2024学年北京市密云区北京版四年级上册期末考试数学试卷.docx
- 2024-2025学年广东省广州市天河区人教版三年级上册期末考试数学试卷.docx
- 2024-2025学年河北省唐山市丰南区人教版五年级上册期末测试数学试卷.docx
- 人教版道德与法治一年级下册第4课《我们有精神》课件.pptx
- 消防蝶阀介绍.pptx
- 室外消火栓设置场所及设置要求.pptx
文档评论(0)