网站大量收购闲置独家精品文档,联系QQ:2885784924

简易数字信号传输性能分析仪(E题)H002幻灯片.docVIP

简易数字信号传输性能分析仪(E题)H002幻灯片.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易数字信号传输性能分析仪(E题) H002 摘要: 本设计由CPLD产生数字信号稳定的步进可调m序列和伪随机信号。数字信号m序列通过三阶巴特沃斯低通滤波器,外衰减约60db/10倍频,滤去m序列的高次谐波,变为平滑的模拟信号与经过积分后的高频声噪伪随机信号相加,产生需要分析的数字信号。此时的信号与数字信号m系列同步后便可在显示设备上观察眼图,改变滤波器截止频率,相当于改变信噪比,相应的会改变眼图幅值。本设计还采用FPGA的数字锁相技术(PLL),对时钟型号进行相位调整,从而提取同步信号。通过提取同步信号的数字序列,将其波形显示在液晶屏12864上观察眼图,同时可在示波器上显示。 关键字:CPLD 巴特沃斯滤波器 FPGA 数字锁相技术(PLL) 眼图 Abstract: This design of CPLD create a digital signal stable step adjustable m sequence and pseudo random signal. Digital signal m sequence through the first three bart wo low-pass filter, the attenuation about 60 db / 10 times frequency, filter to m series higher harmonic, into a smooth simulation signal and after integral of high frequency noise after sound pseudo-random signal together and produce need analysis of digital signal. At this time of signals and digital signal m series after synchronization can in the display device, change the filter graph eyes observe the cut-off frequency, equivalent to change the signal-to-noise ratio, the corresponding will change eye map values. This design has also used the FPGA digital phase lock technology (PLL), the clock and phase adjustment type to extract synchronized signal. Through the extraction synchronized signal digital sequence, will the waveform display in the LCD screen in 12864 eyes observe picture. Key words:CPLD Butterworth filter FPGA PLL Eye chart 1. 系统设计 V3 V1 V1-m V1-clk S 图1 系统整体方案框图 1.2 主要模块方案选择和论证 1.2 数字信号产生模块 方案一:采用硬件电路产生数字信号。由八位移位寄存器芯片74LS198和异或门芯片74LS86产生。此方案数字信号产生的比较简单,但是做到步进且引出不同比特率的时钟还需要对时钟进行不同倍数的分频,线路连接复杂,且不稳定。 方案二:利用VHDL生成数字信号。用VHDL语言可以很容易实现对CPLD时钟的分频、m序列的产生及10kbps--100kbps的步进以及同步时钟的输出。而且利用双时钟可以很容易对此信号曼彻斯特编码。 所以我们采用方案二作为数字信号的发生模块。 1.2 滤波器模块 方案一:采用多阶无源滤波器实现。此方案电路比较简单,不需要直流电源供电,可靠性高;但是通带内的信号有能量损耗,负载效应比较明显,使用电感元件时容易引起电磁感应,在低频域不适用。 方案二:采用三阶巴特沃斯滤波器,它的理想衰减为60db/10倍频,远远满足题目要求外衰减不少于40db/10倍频,三个不同截止频率的滤波器可以用拨码开关控制。通带增益的变化可以在滤波器后加一级放大倍数可调的比例运放器。 综合考虑,从设计的可行性考虑,

文档评论(0)

0520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档