网站大量收购独家精品文档,联系QQ:2885784924

EDA课程方案设计书.docVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简易的数字频率计实验报告 逻辑与数字系统设计——实验部分 作者姓名 班级 学号 实验目的 学习数字系统设计的步骤和方法; 2.学习QUARTUS II的编译环境,和VHDL编程语言; 3.熟悉ALTERA公司的MAX7000S系列的使用及程序下载方法; 实验内容 本实验要求设计并实现简易的数字频率计电路,要求可以实现以下功能: (1) 频率计的频率测量范围:最低要求0~9999Hz。 (2) 闸门时间为1s,测量结果以十进制数字显示。 (3) 设计一位复位键,对频率计进行清零复位。 (4) 利用实验箱上的四个七段数码管显示频率计结果,要求显示结果稳定,无闪烁。 实验任务 1. 设计频率计的原理图,完成频率计子模块的功能设计; 2. 在QUARTUS II环境下,建立新工程文件; 3. 新建VHDL文件,完成各个子模块的VHDL编程,并利用QuartusII的工具生成相应的原理图文件; 4. 在QUARTUS II环境下,新建原理图文件(注意:原理图文件名应与新建的工程文件名相同),完成各个模块之间的电路连接; 5. 电路的功能仿真,验证设计的正确性; 6. 为电路分配输入输出引脚,生成.pof文件; 6. 下载.pof文件到MAX7128SL84-15; 7. 连接MAX7128SL84-15与实验箱,并利用信号发生器和示波器检验频率计是否正常工作并测试频率计的相对误差; 8. 撰写实验报告。 实验原理 主程序图: 10进制计数器代码: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity jishuqi10 is port (rst,sig,ena,rst1:in std_logic; cout: out std_logic; outy :out std_logic_vector(3 downto 0)); end jishuqi10; architecture behv of jishuqi10 is begin process (rst,ena,rst1,sig) variable cqi :std_logic_vector(3 downto 0); begin if rst=1 then cqi :=(others =0); elsif rst1=1 then cqi :=(others =0); elsif sigevent and sig=1 then if ena =1 then if cqi 9 then cqi:=cqi+1;cout=0; elsif cqi=9 then cqi :=(others =0); cout=1; end if; elsif ena=0 then cqi:=(others =0); end if; end if; outy =cqi; end process; end behv; 4位10进制计数器级联代码: library ieee; use ieee.std_logic_1164.all; entity jishuqi4_10 is port(sig,rst,rst1,ena:in std_logic; d:out std_logic_vector(15 downto 0); ci:out std_logic); end entity; architecture one of jishuqi4_10 is component jishuqi10 port (rst,sig,ena,rst1:in std_logic; cout: out std_logic; outy :out std_logic_vector(3 downto 0)); end component; signal e:std_logic_vector(3 downto 0); begin u1:jishuqi10 port map(sig=sig,rst=rst,rst1=rst1,ena=ena,cout=e(0),outy=d(3 downto 0)); u2:jishuqi10 port map(sig=e(0),rst=rst,rst1=rst1,ena=ena,cout=e(1),outy=d(7 downto 4)); u3:jishuqi10 port map(sig=e(1),rst=rst,rst1=rst1,ena=ena,co

文档评论(0)

ipad0c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档