- 1、本文档共20页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
彩灯显示控制一
燕山大学
课 程 设 计 说 明 书
题目: 彩灯显示控制一
学院(系):电气工程学院
年级专业: 2011级应用电子
学 号:
学生姓名:
指导教师: 郑兆兆 李婷
教师职称: 实验师 实验师
燕山大学课程设计(论文)任务书
院(系):电气工程学院 基层教学单位:电子实验中心
学 号 学生姓名 专业(班级) 应用电子 设计题目 彩灯显示控制一 设
计
技
术
参
数 ●有8个LED,L1、L2……L8,显示方式为先奇数灯(L1开始)依次灭,再偶数灯灭,再由L1到L8依次灭;
●显示间隔为1s和2s可调。
●循环一次提示音间歇蜂鸣5秒。数码管计数显示循环次数。循环10次停止工作。
设
计
要
求 ●控制“指示灯L1-L8”;
●控制时钟频率以满足显示间隔要求。
●用动态数码管显示。
●蜂鸣器实现提示音。 工
作
量 ●学会使用Max+PlusII软件、Verilog HDL语言和实验箱;
●独立完成电路设计,编程下载、连接电路和调试;
●参加答辩并书写任务书。 工
作
计
划 了解EDA的基本知识,学习使用软件Max+PlusII,下发任务书,开始电路设计;
学习Verilog HDL语言,用Verilog HDL进行程序设计
学习使用实验箱,继续电路设计;
完成电路设计;
编程下载、连接电路、调试和验收;
答辩并书写任务书。 参
考
资
料 《数字电子技术基础》.阎石主编.高等教育出版社.
《EDA课程设计A指导书》.郑兆兆等编.
指导教师签字 郑兆兆 李婷 基层教学单位主任签字 李鑫滨 2014年1月10号
目录
第一章 彩灯显示控制一设计说明...........................................4
1.1 设计思路..........................................................4
1.2 模块介绍..........................................................4
1.3 真值表............................................................5
1.4 原理图...........................................................6
第二章 Verilog HDL设计源程序 ..........................................6
第三章 波形仿真图.......................................................12
第四章 管脚锁定及硬件连线...............................................15
第五章 总结.............................................................16
参考文献................................................................17
评审意见表..............................................................18
第一章 彩灯显示控制一设计说明
1.1设计思路
本课程设计实现了对彩灯显示控制的设计。LED,L1、L2……L8,显示方式为先奇数灯(L1开始)依次灭,再偶数灯灭,再由L1到L8依次灭, 循环一次提示音蜂鸣5秒。数码管计数显示循环次数。循环10次停止工作,显示间隔为1s和2s可调。
根据任务书的要求,在程序中使用开关从两个频率中选择一个作为时钟信号,从而实现显示时间间隔可调。在用计数器记录彩灯显示的17种状态的输入输出,从而实现彩灯的点亮控制。每次循环结束,记一次数,实现循环次数的记录,使其在数码管上显示数值。每次循环结束,蜂鸣器高电平,5秒后蜂鸣器低电平。
1.2 模块介绍
本次设计包括了CLK1,CLK2,CLKH,switch,四个输入和LED, GE,SS, FM四个输出。其中三个时钟频率CLK1,CLK2,CLKH,一个开关switch作为选择时钟信号。输出LED为八位,7为高位,0为低位,所对应红色信号指示灯组L1-L8。输出SS为三位,2为高位,0为低位
文档评论(0)