基于NOR的非易失性存储器的设计.pdf

  1. 1、本文档共22页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于NOR的非易失性存储器的设计

苏州市职业大学电子信息工程系毕业论文(设计)  摘 要 基于浮栅概念的闪存由于其小的单元尺寸和良好的工作性能已经成为最通 用的非易失性存储器。本文着重介绍了基于NOR 的非易失性存储器的设计,分 析了基于 NOR 的非易失存储器的工作原理和应用前景;设计了一个64 位的该 寄存器的电路图和版图;通过对版图和电路图DRC 和LVS 的验证,最终得出了 正确的版图和电路图。本文还阐述了关于版图设计方面的相关知识。 关键词:存储器;非易失性;NOR ;版图设计;DRC I  I   苏州市职业大学电子信息工程系毕业论文(设计)  Abstract The flash based on the concept of the floating gate has become the most general nonvolatile memory because of its small unit size and good working performance. This paper mainly introduced the design of nonvolatile memory based on NOR gate. The working principles and application prospects of the nonvolatile memory based on NOR gate have been detailed analyzed. The schematic and layout of the 64-bit circuit has been designed, which pass through the DRC and LVS, thus verifies the correct designing. This paper also introduces some relevant knowledge about layout design. Keywords: Memory; Non-volatile; NOR; Layout design; DRC II  II   苏州市职业大学电子信息工程系毕业论文(设计)  目 录 第1章 绪论 1 1.1 半导体存储器 1 1.1.1 动态随机存储器(DRAM) 1 1.1.2 静态随机存取存储器(SRAM) 2 1.2 非易失性存储器(NVW) 3 1.2.1铁电存储器(FeRAM) 3 1.2.2磁性随机存储器(MRAM) 4 1.3 浮栅场效应管 5 第2章 基于NOR非易失存储器电路设计 7 第3章 基于NOR的非易失存储器版图设计 9 3.1 版图设计流程 9 3.2 版图设计规则 9 3.2.1 线宽规则 10 3.2.2 间距规则 10 3.2.3 交叠规则 11 3.2.4 延伸规则 11 3.2.5 天线效应 12 3.3 版图验证 12 3.3.1 DRC(Design Rule Check)设计规则检查 13 3.3.2 LVS(Layout Versus Schematic)版图和电路图一致性检查 13 3.4 基于NOR的非易失版

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档