Cortex-M0内核.pdf

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Cortex-M0内核

Cortex-M0 内核 Cortex-M系列处理器  跨越传统单片机8/16/32位的界限  跨越所用应用的无缝架构  每个产品都针对超低功耗做了优化,且易于使用 Cortex-M0 Cortex-M3 Cortex-M4 “8/16-bit” applications “16/32-bit” applications “32-bit/DSC” applications 程序和开发工具都兼容 Cortex-M 内核共同特性 针对微控制器应用 对功耗和硅片面积进一步优化  更适合低成本和低功耗的应用 发生中断和异常时自动保存现场  进出异常处理的软件开销很小 确定的指令执行时间  从确定性存储器运行代码时,指令执行的时间总是相同 Cortex-M各系列内核特性比较 Cortex-M0 Cortex-M3 Cortex-M4 Architecture Version V6M v7M v7ME Instruction set architecture Thumb, Thumb-2 Thumb + Thumb-2 Thumb + Thumb-2, System Instructions DSP, SIMD, FP DMIPS/MHz 0.84 1.25 1.25 Bus interfaces 1 3 3 Integrated NVIC Yes Yes Yes Number interrupts 1-32 + NMI 1-240 + NMI 1-240 + NMI Interrupt priorities 4 8-256 8-256 Breakpoints, Watchpoints 4/2/0, 2/1/0 8/4/0, 2/1/0 8/4/0, 2/1/0 Memory Protection Unit (MPU) No Yes (Option) Yes (Option) Integrated trace option (ETM) No Yes (Option) Yes (Option) Fault Robust Interface No Yes (Option) No Sing

您可能关注的文档

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档