Spartan-3E开发板用户说明.pdf

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Spartan-3E开发板用户说明

附录:Spartan-3E 开发板用户说明 图1 Spartan-3E 多用途EDA 实验开发平台(以下简称S3E 实验平台),如图 1 所示,核心器 件为XILINX 公司的SpartanTM-3E 器件XC3S500E ,逻辑容量为50 万门。SpartanTM-3E 借助 于低成本的 CPL,90nm 工艺,满足了对大批量、I/O 为核心的可编程逻辑解决方案的行业 需求,是业界成本最低、性能最好的FPGA 之一。 S3E 实验平台在FPGA 周围提供了丰富的资源,包括串口、PS/2 接口、VGA 接口、以 太网接口、LED 、LCD 液晶显示、拨码旋钮开关和按钮、EPROM 、A/D 、D/A 转换、电源、 时钟等。 S3E 的用户可以在PC 机上通过 USB JTAG 电缆对FPGA 进行配置,也可以通过 SPI FLASH 和NOR FLASH 来配置。 1、S3E 实验平台性能与特点 ● XILINX XC3S500E Spartan-3E FPGA:提供了最多232 个I/O 引脚和10000 个逻辑单元。 ● XILINX 4Mbit Flash 配置PROM 。 ● XILINX XC2C64A CoolRunner 系列CPLD :提供用户使用或辅助FPGA 配置。 ● 64MByte、16 位数据宽度、100MHz 的DDR SDRAM 接口。 ● 16MByte 并行INTEL 公司的 NOR FLASH :可存储FPGA 配置信息或MicroBlaze 指令 序列。 ● 16Mbits ST 半导体的SPI 串行FLASH:可存储FPGA 配置信息或MicroBlaze 指令序列。 ● 2 行,每行可显示 16 个字符的LCD :用来显示FPGA 输出信息。 ● PS/2 接口:用来外联键盘或鼠标,扩展输入设备 ● VGA 接口:可显示64 种颜色。 ● 10/100M 以太网接口:提供了以太网物理层接口,便于MAC 层IP 的验证。 ● 两个标准RS232 接口:可方便连接PC 和其他工业设备进行数据传输。 ● USB 的下载接口配置接口。 ● 板载50MHz 晶体振荡器。 ● 4 输出基于SPI 接口的数模转换器。 ● 2 输入基于SPI 接口、带可编程增益放大的模数转换器。 ● ChipScope 在线调试接口:可提供在线调试信号功能。 ● 4 个拨码开关、1 个旋钮、4 个按键:可作为通用逻辑输入。 ● 8 盏LED :可用来显示FPGA 的输出信息。 ● 提供8 脚DIP 封装的辅助时钟输入 ● 提供了标准外扩接口,供用户灵活添加使用。 2 、可编程逻辑模块 XC3S500E FPGA Spartan™-3E FPGA 是数字视频、工业、医疗、通信与数字消费类电子应用中的大容 量、以门电路为核心的可编程逻辑设计的理想选择。这些 90nm 工艺器件实现了业界最低 的单位逻辑成本满足了对大批量、I/O 为核心的可编程逻辑解决方案的行业需求。 Spartan™-3E FPGA 提供: ● 具有在不同密度器件间移植特性的66 到376 个 I/O ● 高达684K 的 block RAM 和高达231K 的分布式 RAM ● 多达36 个用于高性能 DSP 应用的嵌入式18x18 乘法器 ● 多达8 个数字时钟管理器,去除了分立 DLL/PLL 与移位寄存器 ● 支持具有最低成本的配置解决方案,包括 Xilinx Platform Flash 和商用串行(SPI )与并 行 flash 存储器 ● 支持18 个通用单端和差分 I/O 标准, ● 包括PCI 64/66 、PCI-X™、mini-LVDS 和 RSDS ● 易于实现的 DDR 存储器接口 ● PCI 64/66 兼容与 PCI-X 兼容性 XC3S500E 将大量的可编程逻辑、知识产权(IP)核、高级时钟电路和嵌入式存储器与 多种快速互连结构整合在一起。其具有50 万门规模,10000 个可配置的逻辑单元,232 个 I/O 引脚,4 个DCM 数字时钟管理模块,360 个Block RAM,73Kb 的分布式RAM。 3 、按键、开关、旋钮 S3E 实验平台提供了4 个按键、4 个拨码开关和 1 个旋

您可能关注的文档

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档