- 1、本文档共22页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
VHDL分频技术
使用 VHDL 进行分频器设计
作者:ChongyangLee
摘要
使用VHDL进行分频器设计
作者:ChongyangLee
本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设
计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数
(N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可
通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使
用的电路,并在ModelSim上进行验证。
目录
概述1
计数器1
普通计数器1
约翰逊计数器3
分频器4
偶数分频器4
奇数分频器6
半整数分频器9
小数分频器11
分数分频器15
积分分频器18
概述
分频器是数字电路中最常用的电路之一,在 FPGA 的设计中也是使用效率
非常高的基本设计。基于 FPGA 实现的分频电路一般有两种方法:一是使用
FPGA 芯片内部提供的锁相环电路,如 ALTERA 提供的 PLL (Phase Locked
Loop ),Xilinx 提供的 DLL (Delay Locked Loop );二是使用硬件描述语言,如
VHDL 、Verilog HDL 等。使用锁相环电路有许多优点,如可以实现倍频;相位
偏移;占空比可调等。但 FPGA 提供的锁相环个数极为有限,不能满足使用要
求。因此使用硬件描述语言实现分频电路经常使用在数字电路设计中,消耗不
多的逻辑单元就可以实现对时钟的操作,具有成本低、可编程等优点。
计数器
计数器是实现分频电路的基础,计数器有普通计数器和约翰逊计数器两
种。这两种计数器均可应用在分频电路中。
普通计数器
最普通的计数器是加法(或减法)计数器。下面是加法计数器的VHDL 实
现,其Synplify Pro下的RTL View如图 1所示。
--file Name: ripple.vhd
--Description: 带复位功能的加法计数器
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_arith.all;
use ieee.std_logic_unsigned.all;
entity ripple is
generic (width: integer := 4);
port (clk, rst: in std_logic;
cnt: out std_logic_vector(width - 1 downto 0));
end ripple;
architecture a of ripple is
signal cntQ: std_logic_vector(width - 1 downto 0);
begin
process (clk, rst)
begin
if (rst = 1) then
cntQ = (others = 0);
elsif (clkevent and clk = 1) then
文档评论(0)