- 1、本文档共52页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
全新DDR2 DDR3测试解决方案
全新DDR2/DDR3测试解决方案
- 从模拟验证到数字验证,为所有DDR提供完整的测试解决方案
存储器技术 – 概况
• DRAM - 主流技术应用
– 计算机系统存储器
• 服务器, 台式电脑, 笔记本电脑
• 动态, 易失性存储器, 插入式DIMMs
• 需要与各种存储控制器交互工作
– 嵌入式系统
• 手机, 打印机, 汽车
• 直接焊接到电路板
• 固定的存储器配置(No SPD)
– 更快速的处理器和更快速的数据速率推动着DRAM发
展
• DDR3现在已经达到 1333 (1.333Gb/s)的数据速率
• DDR3 1600很快将出现
• DRAM 其他应用
– LPDDR – 低能耗DDR
• 节能,支持便携式计算机
– GDDR – 显存
• 为处理速度优化
2 2011/11/10 Tektronix Innovation Forum 2011
存储器设计正超过千兆位数据速率
• 并行总线达到串行总线的速度–
存储器时钟速度达到1GHz
– 时序余量更紧张
– 串扰, 阻抗匹配和抖动问题
MT/S
5000
GDDR5 (≤4800 MT)
4000 13 GHz Scope
3000 DDR4 (≤3200 MT)
2000
DDR3 (≤1600 MT)
DDR2 (≤1066 MT)
1000
500
DDR (≤400 MT)
2003 2004 2005 2006 2007 2008 2009 2010 2011 2012
3 2011/11/10 Tektronix Innovation Forum 20 11
DDR存储器行业状况
• JEDEC负责标准开发管理,JEDEC拥有
300多名会员公司
• DDR追求经济型的设计和高性能设计
• DDR规范
– 四种主要系统总线: 数据, 地址, 时
钟.控制/命令
– 需要多种测量,包括建立时间/保持
时间, 抖动, AC/DC电平, slew rate,
过冲/下冲, 眼图, 等等
5 2011/11/10 Tektronix Innovation Forum 20 11
设计和验证面临的挑战
• Stub的拓扑设计,紧张的定时容限,
要求检验:
– 电气电源和信号电源质量, 噪声, 毛
刺和地弹/地跳
– 时钟信号质量, 上升时间和下降时
间/slew rate
– 命令, 地址和数据有效窗口
(Setup/hold time)
– DQS/DQ/Clock skew
文档评论(0)