数字电路拟试题.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路拟试题

2011-2012学年第一学期 《数字逻辑分析与设计》模拟试题 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL与非门(设输入端为A、B)当作反相器使用,则A、B端应如何连接( ) A. A、B两端并联使用 B. A或B中有一个接低电平0 C. 不能实现 A. 32 B. 16 C. 8 D. 4 5. 同步RS触发器的“同步”时指( ) A. RS两个信号同步 B. Qn+1与S同步 C. Qn+1与R同步 D. Qn+1与CP同步 6. 不是最小项ABCD逻辑相邻的最小项是(   ) A. BCD B. ACD C. BD D. ABD 7. 与相等的为( ) A. B. C. D. 图1 9. 某逻辑函数的真值表见表1,则F的逻辑表达式是( )。 A. B. C. D. 10. 要实现,JK触发器的J、K取值应为( )。 A J=K=0 B J=K=1 C J=0 K=1 11. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是( ) A. RS触发器 B. T触发器 C. JK触发器 D. Tˊ触发器 1. 某逻辑电路输入A、B和输出Y的波形如图所示,则此电路实现的逻辑功能是( ) A. 与非 B. 或非 C. 异或 D. 异或非 图14. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 1. 能将输入信号转变成二进制代码的电路称为( ) A. 译码器 B. 编码器 C. 数据选择器 D. 数据分配器25.25)=(      )=(      ) 2. 十进制数7对应的8421码为       ,对应的余3码为        。 3. 用反演规则求出逻辑函数的反函数 =          。 4. 用公式法化简 =         。 5. 三态逻辑门,简称TSL门,该门的输出有三种状态,分别为 、 、 。 6. 半导体数码显示器的内部接法有两种形式:共 接法和共 接法。 7. 数字电路按照是否有记忆功能通常可分为两类: 、 。 8.集电极开路门(OC门)能够实现的功能为 , ,           。 9. 图3中图形符号依次表示     、     逻辑运算。 图3 10. 数12. 如F(A,B,C,D)=∑(0,7,9,11) +∑d (3,5,15)。 2. 如图4是一片4选1数据选择器实现F(A,B,C)函数,试写出F表达式,并转换成标准与或式。 图4 3. 写出如图5所示组合逻辑电路的表达式,列出真值表。 图5 4. 由四位二进制计数器74161及门电路组成的时序电路如图6所示,其中74161的功能表如表2所示。要求画出状态转换图,说明电路为几进制计数器。 图6 表2 CP EP ET D3 D2 D1 D0 Q3 Q2 Q1 Q0 × 0 × × × × × × × 0 0 0 0 ↑ 1 0 × × A B C D A B C D × 1 1 0 × × × × × 保 持 × 1 1 × 0 × × × × ↑ 1 1 1 1 × × × × 计 数 作图题 1. JK触发器的CP,J, K端分别加上如图7所示的波形时,试画出Q端的输出波形。设初始状态为0。 图7 2. 基本R-S触

文档评论(0)

技术支持工程师 + 关注
实名认证
文档贡献者

仪器公司技术支持工程师

1亿VIP精品文档

相关文档