网站大量收购独家精品文档,联系QQ:2885784924

现代微机原理与接口技术-read.ppt

  1. 1、本文档共98页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
现代微机原理与接口技术-read

Why What How 微机黄金时代是否已经过去? 网络的冲击 手持设备的发展迅速 “王者归来” intel的Core 2?Duo(酷睿2) 超赶INTEL Core 2 Duo 的AMD四核K8L架构技术 K8L构架稍微领先于CORE构架。4个核心处理器将拥有一个共享的L3缓存。 L3缓存对K8L构架处理器的性能提升是巨大的 。 改进的分支预测单元和运算法则 K8L构架的FADD、FMUL及SSE等浮点运算器将由64位扩展到128位。 浮点运算能力将至少比K8构架快一倍,甚至比当前最强大的CORE构架处理器还要快10%,尤其在处理没有SSE优化的X87数据上,K8L将比CORE构架快50%以上。 1.5.2 82801BA(ICH2)芯片 支持PCI2.2规范 集成了LAN(局域网)控制器 集成了IDE控制器 ,支持Ultra ATA/100/66/33 集成了USB控制器,符合USB1.1规范 为音频和电话编码解码器设置的AC’97链接 集成了中断控制器(含两个级联的82C59) 基于82C54的时钟 拥有256字节电池供电的CMOS SRAM,硬件实现世纪变换 有两个级联的8237DMA控制器,支持PC/PCI和LPC DMA 允许连接像Super I/O那样的传统的ISA和X总线设备 通过可选的外接PCI-ISA桥来支持ISA总线 1.5.3 SIO LPC47B27X芯片 磐正EP-4PDAI主板特点 EP-4PDAI采用Intel 865PE + ICH5芯片组,支持超线程技术(Hyper-Threading technology)的奔腾4处理器,对于使用800MHz前端总线的新型P4,也有着近乎完美的支持。在前端总线达到800MHz的高程时,内存的带宽就显得尤为重要,EP-4PDAI运用了双通道内存技术,可以使用双通道DDR 400的内存,消除了潜在的系统瓶颈。 超线程技术 超线程技术是Intel的创新设计,藉由在一颗实体处理器中放入二个逻辑处理单元,让多线程软件可在系统平台上并行处理多项任务,并提升处理器执行资源的使用率。使用这项技术,处理器的资源利用率平均可提升40%,大大增加处理的传输量。 全新800MHz高速前端总线 支持全新800MHz前端总线的P4处理器,为未来主流处理器潮流。800MHz前端总线具备6.4G/s带宽,大大的增加资料频宽与系统效能 双通道内存技术 双通道DDR内存技术使得系统内存带宽得到了成倍的提高,并且降低了内存延迟50%左右。优点:低延迟,高内存带宽,更稳定、更灵活的内存子系统。 Serial ATA技术 Serial ATA介面是下一代的ATA规格,可提供高达每秒150MB的资料传输率,先进的设计也让周边连接较以往更为弹性便利,且完全相容於现有软件。 AGP 8X接口 AGP8X即AGP3.0向下兼容AGP4X,能为显卡提供良好的数据传输通道,加快CPU与显卡之间的数据交换,是下一代必威体育精装版显卡的首选图形接口。凭借AGP8X 2.13G 的带宽,将会对显卡性能的提高提供很大帮助。 Magic Flash/Magic Screen/Easy Boot/Magic Health Magic Flash是能在Window窗口下自由下载并更新BIOS版本的软件。 Magic Screen能自由更换个性化开机画面。 Easy Boot能在无需进入BIOS的情况下方便快捷的更换电脑启动设备的顺序。 Magic Health功能就是将硬件监控系统所测得的CPU温度、系统温度、风扇转速以及各种电压的值,直接在BIOS自检后显示BIOS自检画面里。 每条流水线分为5级,分别为指令预取(PF)、首次译码(D1)、二次译码(D2)、指令执行(EX)和写回寄存器(WB)。每条指令完成一个流水级后,就会进入下一级,以便让指令队列中的下一条指令进入该级。 指令预取阶段总是按照给定的指令地址,由L1指令Cache顺序地取指令,直到在D1段遇到一条转移指令并预测它在EX阶段将发生转移时为止。 首次译码阶段对指令操作码部分进行译码,检查是否为转移指令,如果是转移指令,就将此指令的地址送往分支目标缓冲器;在这一阶段还要进行指令配对检查,如果进入D1阶段的it,it+1两条指令能配对,如it+1指令的执行不需要依赖it指令,就将it指令放在U流水线,it+1指令放到V流水线,两条指令并行执行。 D2阶段生成存储器操作数地址,并按照保护模式的规定检查是否保护违约,如果违约则产生例外。两条配对的指令要同时离开D2阶段。 EX阶段以两个ALU为中心,完成U和V流水线的两条指令的算术逻辑运算。 WB阶段主要功能是以ALU

文档评论(0)

ailuojue + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档