- 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
- 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
- 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
第6章 时序逻辑
2012年11月 Bai Tianrui
第6章 时序逻辑电路
时序电路概述
同步时序电路的分析
异步时序电路的分析
同步时序电路设计
*异步时序电路设计
若干典型的时序集成电路及其
Verilog描述
时序电路:Sequential-circuit
组合电路:Combinational-circuit
2012年11月 Bai Tianrui
教学基本要求
1、熟练掌握时序逻辑电路的描述方式及其相互转换。
2、熟练掌握时序逻辑电路的分析方法
3、熟练掌握时序逻辑电路的设计方法
4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的
逻辑功能及其应用
5、掌握计数器通用设计方法
6、学会用Virelog HDL设计时序电路及时序可编程逻辑器件的
方法。
2012年11月 6.1 时序逻辑电路概述 Bai Tianrui
组合逻辑电路的特点:任意时刻电路的输出仅仅
取决于这一时刻的输入信号,而与电路其他时
刻的输入和输出无关。
时序逻辑电路的特点:任意时刻电路的输出不但取
决于这一时刻的输入信号,而且还与电路原的
来输入信号(即电路的状态)有关。
1. 时序电路通常包括组合电路和存储电路两部分,
存储电路用于存储电路的状态(以前的输入对电
路的影响),必不可少。
2. 存储电路的输出反馈到电路的输入端,与输入信号
一起共同决定电路的输出。
2012年11月 Bai Tianrui
时序电路方框图
I O1 I(I ,……, I ) :外部输入信号
1 1 m
O O(O ,……, O ) :电路输出信号
Im 组合电路 n 1 n
E(E ,……, E ) :存储电路的输入
1 j
Q(Q1,……,QK ) :存储电路反馈
Q1 E1 到输入端的信号
存储
电路
Qk E O = F [ I, Qn ] 输出方程
j 1
CLK E = F2 [ I, Qn ] 激励(驱动)方程
Qn+1 = F3 [ E, Qn ]
文档评论(0)