- 1、本文档共13页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验报告 课程名称:计算机组成原理
学 院:计算机科学与工程
专 业:计算机科学与技术
指导教师:王 勇
学生姓名:郭 小 明
学 号:2011060100029
实验成绩: 日 期: 2013 年 12 月 6 日
电 子 科 技 大 学
实 验 报 告
一、实验一:ALU设计实验
二、实验室名称:主楼A2-411 实验学时:4
三、实验目的:
1.熟悉ALU的工作原理。
2.掌握多个ALU的扩展方法。
3.掌握用硬件描述语言设计ALU的方法。
4.掌握数据的暂存和分时传送的方法。
四、实验内容
设计一个8bit ALU,实现两个8bit二进制数的算术运算和逻辑运算,
★算术运算(加、减);
★逻辑运算(与、或、置1、清0);
实验要求:
1.设计一个4bitALU模块;
2.如何用4bitALU实现8bitALU的功能?
3.数据的输入/输出
输入: 只有8个开关,如何分时输入数据?
输出: 8个指示灯(数据),1个指示灯(进位/借位)
4.控制端输入
模式控制: (算术 / 逻辑)
运算方式控制: (+、- / and、or 、set、clr)
分时控制位: (输入数据的使能端)
数据输入控制脉冲:
实验原理:
verilog硬件描述语言的硬件描述设计仿真功能。
FPGA现场可编程逻辑门阵列的开发原理。
设计图如下:
六、实验器材:
PC机、Xilinx ise7.1 集成开发坏境、pq208
七、实验步骤:
实验代码:
I/O 端口连接,与指示灯连接方式如图:
I/O Name I/ODirection Loc din0 Input P14 din1 Input P26 din2 Input P32 din3 Input P48 en Input P51 m Input P57 clk Input P144 op Input P58 out0 Output P15 out1 Output P12 out2 Output P11 out3 Output P9 cb Output P8
八、实验数据及结果分析:
3|4结果,111,进位0,{op,m}运算控制符为 100
3-4结果,1111(-1),借位1,{op,m}运算控制符为 011
3+4结果,111,进位0,{op,m}运算控制符为001
置1结果,除进位外置1,{op,m}运算控制符为110
清零结果,{op,m}运算控制符为000
如图显示34结果,输出全0,{op,m}运算控制符为010
九、总结、改进建议及心得体会:
本次实验完成了一个ALU模块的设计,并在FPGA模块上进行了仿真设计实现验证。完成了在不同使能控制信号下的第一个与第二个操作数的读取,并且在模式控制信号和op操作信号作用下完成对六种运算方式的模拟(模式控制信号控制+ 、-/ and or set reser)。
本次实验将我们在课本上的知识从了解层面向理解层面迈进了一大步,增进了对所学知识的认识,实验收获很大。在此谢谢指导老师的辛勤工作!
电 子 科 技 大 学
实 验 报 告
一、实验二:存贮器设计实验
二、实验室名称:主楼A2-411 实验学时:4
三、实验目的:
1.掌握存贮器的读写控制方法,(读信号、写信号、片选信号)。
2.掌握存储器的字扩展和位扩展方法。
3.掌握用硬件描述语言设计存贮器的方法。
4.了解存储器种类、工作原理和特点。
四、实验原理:
verilog硬件描述语言的硬件描述设计仿真功能。
FPGA现场可编程逻辑门阵列的开发原理。
存储器位扩展与字扩展的原理。
五、实验内容:
用字扩展和位扩展的方式,设计一个32X8的静态存储器,能够对其随机的读写。其中:32表示地址的寻址空间大小,8表示数据单元的位数。
要求:
1.设计一个16X4的可随机读写的存储器模块。
2.利用16X4存储器模块,如何通过级连实现32X8的存储器的功能。
3.数据、地址的输入/输出
数据/地址的输入:开关控制。
数据的输出:指示灯显示。
4.控制信号
片选:低有效。
读:低有效。
写:上升沿有效。
实验器材:
PC机、Xilinx ise7.1 集成开发坏境
七、实验步骤:
您可能关注的文档
- 论文初稿李欣彧.doc
- 电科班号单片机课程设计55.doc
- 电子综合设计(附完整程序版)单片机多功能数字时钟.doc
- C语言课程设计身份证管理系统软件.doc
- 二圆柱齿轮减速器设计说明书(免费).doc
- 单片机电子时钟和显示屏设计.doc
- Bug管理经验和实践(下).doc
- 湘教版必修二.城空间结构学案(00002).doc
- 《汽车维修企业模拟创建与运营》组张孝延.doc
- 电子综合设计(附完整程序版)单片机多功能数字时钟[].doc
- 部编版一年级语文下册第四单元《8 夜色》教学课件(2025年春-新编教材).pptx
- 江苏省盐城市五校2024-2025学年高一下学期4月期中联考数学试卷(含答案).pdf
- 2025年高一语文教师工作总结简单版(六).docx
- 第12课《台阶》课件 2024—2025学年统编版语文七年级下册(共39张PPT).pptx
- 部编版一年级语文下册第四单元《语文园地四》教学课件(2025年春-新编教材).pptx
- 部编版一年级语文下册第四单元《9 端午粽》教学课件(2025年春-新编教材).pptx
- 指导技能的关键要素与提升的策略研究与分享.docx
- 湖南省永州四中直升班2025届高三(下)适应性数学试卷(含答案).pdf
- 湖北省荆荆宜襄·四地七校联盟2024-2025学年高一(下)期中联考数学试卷(含答案).pdf
- 2025年04月17日袁荣的初中历史组卷.docx
文档评论(0)