DSP原理及应用-艾红-第2章-02 时钟及系统控制0320.pptxVIP

DSP原理及应用-艾红-第2章-02 时钟及系统控制0320.pptx

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
原理,应用,时钟,系统,控制原理,应用,时钟,系统,控制

1 第2章 TMS320F2812CPU和时钟 TMS320F281x 的引脚 176引脚 PGF LQFP封装 Low-profile Quad Flatpack 低剖面四边扁平 3 第2章 TMS320F2812CPU和时钟 4 XA[18]~XA[0]: 19根外部地址线。 XD[15]~XD[0]: 16根外部数据线。 :微处理器/微计算机模式选择 。 :外部保持请求。 :外部保持应答。 : XINTF 的Zone0和 Zone1选择。 : XINTF 的Zone2选择。 : XINTF 的Zone6和 Zone7选择。 : 写使能。 : 读使能。 : 读/写选通。 XREADY : 准备好信号 。 : 复位引脚 2.5 引脚说明 5 2.5 引脚说明 JTAG仿真测试 振荡器、复位引脚。 A/D转换器引脚。 电源引脚。 通用数字I/O GPIOA、GPIOB 、GPIOD; 通信模块(SPI/SCI/CAN/McBSP)或GPIOF、GPIOG引脚。 外部中断或GPIOE 引脚。 XF输出引脚。 6 2.5 引脚说明 7 2.5 引脚说明 8 2.5 引脚说明 9 10 2.5 引脚说明 11 2.5 引脚说明 12 2.5 引脚说明 13 2.5 引脚说明 14 2.5 引脚说明 15 2.5 引脚说明 介绍F2812的时钟、锁相环、低功耗模式和看门狗等。 第2章 TMS320F2812CPU 和时钟 17 系统时钟 SYSCLKOUT 输入时钟 CLKIN 18 时钟及系统控制 HISPCP 高速外设时钟设置寄存器 PLLCR PLL控制寄存器 LOSPCP 低速外设时钟设置寄存器 SCSR 系统控制和状态寄存器 PCLKCR 外设时钟控制寄存器 WDCNTR 看门狗计数寄存器 LPMCR0 低功耗模式控制寄存器0 WDKEY 看门狗复位密钥寄存器 LPMCR1 低功耗模式控制寄存器1 WDCR 看门狗控制寄存器 2.6 时钟系统 时钟 基础知识 晶体Crystal 晶体谐振器的简称,是一种压电石英晶体器件,具有一个固有的谐振频率,在恰当的激励作用下,以其固有频率振荡。 振荡电路Oscillator 为晶体提供激励和检测的电路。 晶振Crystal Oscillator 将晶体、振荡器和负载电容集成在一起,其输出直接为一方波时钟信号。 锁相环电路PLL(Phase-Locked Loops) 用于对输入时钟信号进行分频或倍频的电路。 振荡电路 晶振 21 TMS320F281×片上有基于PLL的时钟模块,为处理器和外设提供时钟信号。 时钟源(OSCCLK)有两种配置模式: a)内部振荡器:在X1/XCLKIN和X2间接一个石英晶体; b)外部时钟源:将时钟信号直接接到X1/XCLKIN引脚,X2悬空,此时不使用片内振荡器。 2.6 时钟系统 22 系统时钟选择 系统时钟(CLKIN)的选择: 1)系统复位时,如果XF_XPLLDIS=0时,CPU直接采用外部时钟或片内振荡器输出作为系统时钟; 2)系统复位时,如果XF_XPLLDIS=1时,外部时钟经过PLL分频或倍频后为CPU提供时钟。 23 系统时钟选择 晶体振荡器及锁相环模块 24 系统时钟选择 振荡器输出时钟OSCCLK可以经过三种方式产生CPU时钟CLKIN。 (1)振荡器输出时钟OSCCLK直接提供给CPU,产生CPU时钟CLKIN。 (2)振荡器输出时钟OSCCLK通过锁相环PLL旁路,经过2分频,产生CPU时钟CLKIN。 (3)振荡器输出时钟OSCCLK经过锁相环PLL倍频后,再经过2分频,产生CPU时钟CLKIN。 25 时钟系统 26 时钟系统 27 系统时钟选择 提示:通常需要使能PLL模式,OSCCLK=30MHz,时钟5倍频。 模式 功能概述 CLKIN 禁止PLL 复位时如果引脚XF_XPLLDIS是低电平,则屏蔽PLL模块。直接使用引脚X1/XCLKIN输入的时

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档