网站大量收购独家精品文档,联系QQ:2885784924

利用拨码开关控制液晶显示器进行ASIC字符显示.docVIP

利用拨码开关控制液晶显示器进行ASIC字符显示.doc

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目 录 1.课程设计目的 ………………………………………………………………… 2 2.课程设计内容和要求 ………………………………………………………… 2 2.1 设计内容 …………………………………………………………………… 2 2.2 设计要求 …………………………………………………………………… 2 3.设计方案及实现情况 ………………………………………………………… 2 3.1 设计思路 …………………………………………………………………… 2 3.2 工作原理及框图 …………………………………………………………… 3 3.3 各模块功能描述 …………………………………………………………… 3 3.4 仿真结果 …………………………………………………………………… 10 3.5 实验箱验证情况 …………………………………………………………… 10 4.课程设计总结 ………………………………………………………………… 12 5.参考文献 ……………………………………………………………………… 13 6.附录:液晶显示器简介 ……………………………………………………… 13 1、课程设计目的 (1)学习操作数字电路设计实验开发系统,掌握液晶显示器的工作原理及应用。 (2)掌握组合逻辑电路、时序逻辑电路的设计方法。 (3)学习掌握可编程器件设计的全过程。 2、课程设计内容和要求: 2.1、设计内容 用VHDL语言编写程序,利用拔码开头控制液晶显示器进行ASIC字符显示。 2.2、设计要求 (1)学习掌握拔码开头控制模块、液晶显示模块的工作原理及应用; (2)熟练掌握VHDL编程语言,编写键盘控制模块的控制逻辑; (3)仿真所编写的程序,模拟验证所编写的模块功能; (4)下载程序到芯片中,硬件验证所设置的功能,能够实现ASIC字符的显示; (5)整理设计内容,编写设计说明书.? 3、?设计方案及实现情况 3.1、设计思路 运用VHDL语言进行各个模块的程序编写,该设计共有四个模块分别为:拨码模块;消抖模块;译码模块;显示模块.整个、模块共有四个单元电路组成为:图1 图1 原理图 3.2、工作原理及框图 图2 系统电路原理图 3.3、各模块功能描述 (1)拨码模块 程序代码为: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity bm1 is port( rst:in std_logic; xd: in std_logic; clk: in std_logic; xdout: out std_logic ); end bm1; architecture a of bm1 is signal count:integer range 0 to 100; begin process(clk,rst,xd) begin if(rst=0)then count=0; xdout=0; elsif(clkevent and clk=1)then if(count=5)then count=0; xdout=not xd; else count=count+1; end if; end if; end process; end a; (2)消抖模块 程序代码为: Library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity xd is port( aj:in std_logic; rst:in std_logic; ajout:out std_logic_vector(4 downto 0) ); end xd; architecture ajwork of xd is sign

文档评论(0)

tt7090 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档