- 1、本文档共20页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Quartus II10 0教程
Quuartuss ii 110.0 教教程
说明明
本文文的部分章节节,来源于本本人翻译的 Teerasic DE2‐115 的英文入门门文档。
平台台
硬件件:艾米电子子 EP2C8‐20100 增强版套件件
软件件:Quartus II 10.0 + ModelSim‐Altera 6.5e (Quartuus II 10.0) Starrter Edition
内容容
典型的 CCAD 流程
开始
新建工程程
录入 Verrilog 设计
编译设计计
引脚分配配
仿真设计计电路
编程及配配置到 FPGA 器件
测试设计计电路
典型型的 CAD 流程程
计算算机辅助设计计 (CAD )软件件,使得运用用可编程逻辑辑器件实现所所需逻辑电路路,变得容易。比
如现现场可编程门门阵列(FPGAA )。典型的 FFPGA CAD 设设计流程如图 1 所示。
图 1 典型的 FPGA CAD 设计流程
CAD 流程包含以下步骤:
设计输入——所需电路可通过原理图方式或硬件描述语言方式(如 Verilog 或 VHDL )
进行设计。
综合——输入的设计被综合进入由逻辑元素(LEs,FPGA 芯片提供)组成的电路中。
功能仿真——综合电路被测试以验证其功能是否正确,次仿真不考虑时序因素。
布局布线——CAD Fitter 工具决定网表中定义的 LEs 如何布置成 FPGA 芯片中的实际
LEs。
时序分析——分析已布局布线电路中的不同路径的传播延迟,用以指示所需电路的
性能。
时序仿真——测试已布局布线电路,验证其是否在功能和时序上都正确。
编程及配置——设计的电路,通过编程配置开关,被实现到一个物理的 FPGA 芯片。
配置开关用于配置 LEs 和建立所需线路连接。
本指南介绍 Quartus II 软件的基本特征。展示如何使用 Verilog 硬件描述语言来设计和实现电
路。使用 GUI 来实现 Quartus II 指令。通过本份指南,读者将学习到:
新建工程
使用 Verilog 代码录入设计
将综合的电路布局到 Altera FPGA
分配电路的输入输出到 FPGA 上的指定引脚
仿真设计电路
编程配置艾米电子 EP2C8 核心板上的 FPGA 芯片
1. 开始
在 Quartus II 中设计的每个逻辑电路或子电路,叫做一个工程。软件每次运行一个工程,并
将所有信息保存在单一文件夹中。欲开始一个新的逻辑电路设计,第一步就是新建一个文件
夹来保存文件。为了保存本指南的设计文件,在 D 盘新建 introtutorial 文件夹。指南者运行
的范例为一个简单的双路灯控电路。
打开 Quartus II 软件,将看到类似于图 2 的画面。该显示画面包括若干窗口,用户可使用鼠
标选择,以访问 Quartus II 软件的相关功能。Quartus II 提供的大多数命令都可用菜单形式来
访问。例如,在图 2 中,在 File 标签下点击左键,可打开如图 3 所示的菜单。用左键单击
Exit 可退出 Quartus II 软件。
图 22 Quartus II 主主体显示
图 33 File 菜单一例例
对于于有些命令,需要连续访访问两个或以上上的菜单才可可以使用。
1.1 QQuartus II 在在线帮助
Quartus II 软件提提供了容易
文档评论(0)