- 1、本文档共29页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术实验EDA技术实验
EDA技术实验教案
实验一 1位全加器原理图输入设计
一、实验目的
熟悉MAX+plusII软件的基本使用方法。
熟悉GW48-ES EDA实验开发系统的基本使用方法。
了解原理图输入设计方法。
二、实验内容
设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先用基本门电路设计一个1位二进制半加器,再由基本门电路和1位二进制半加器构成1位二进制全加器。
三、实验条件
开发条件:MAX+plusII
实验设备:GW48-ES EDA实验开发系统、联想电脑
拟用芯片:EPF10K20TC144-4或EP1K30TC144-3
四、实验设计
半加器(h_adder.gdf)
全加器(f_adder.gdf)
实验结果
半加器仿真波形
半加器引脚锁定
实验芯片:EPF10K20TC144-4 选用模式:模式5
设计实体I/O标识 I/O来源/去向 结构图上的信号名 芯片引脚号 a 键1 PIO0 8 b 键2 PIO1 9 so 二极管D1 PIO8 20 co 二极管D2 PIO9 21
全加器仿真波形
全加器引脚锁定
实验芯片:EPF10K20TC144-4 选用模式:模式5
设计实体I/O标识 I/O来源/去向 结构图上的信号名 芯片引脚号 ain 键1 PIO0 8 bin 键2 PIO1 9 cin 键3 PIO2 10 sum 二极管D1 PIO8 20 cout 二极管D2 PIO9 21
全加器真值表
ain 0 1 0 1 0 1 0 1 bin 0 0 1 1 0 0 1 1 cin 0 0 0 0 1 1 1 1 sum 0 1 1 0 1 0 0 1 cout 0 0 0 1 0 1 1 1
实验二 1位全加器VHDL文本输入设计
一、实验目的
1、熟悉MAX+plusII软件的基本使用方法。
2、熟悉GW48-ES EDA实验开发系统的基本使用方法。
3、了解VHDL文本输入设计方法。
二、实验内容
设计并调试好一个1位二进制全加器,并用GW48-ES EDA实验开发系统(拟采用的实验芯片的型号为EPF10K20TC144-4或EP1K30TC144-3)进行系统仿真、硬件验证。设计1位二进制全加器时要求先设计一个或门和一个1位二进制半加器,再由或门和1位二进制半加器构成1位二进制全加器。
三、实验条件
1、开发条件:MAX+plusII
2、实验设备:GW48-ES EDA实验开发系统、联想电脑
3、拟用芯片:EPF10K20TC144-4或EP1K30TC144-3
四、实验设计
--或门逻辑描述(or2a.vhd)
LIBRARY IEEE ;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY or2a IS
PORT (a, b :IN STD_LOGIC;
c : OUT STD_LOGIC );
END ENTITY or2a;
ARCHITECTURE one OF or2a IS
BEGIN
c = a OR b ;
END ARCHITECTURE one;
--半加器描述(h_adder.vhd)
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY h_adder IS
PORT (a, b : IN STD_LOGIC;
co, so : OUT STD_LOGIC);
END ENTITY h_adder;
ARCHITECTURE fh1 OF h_adder is
BEGIN
so = NOT(a XOR (NOT b)) ;
co = a AND b ;
END ARCHITECTURE fh1;
--1位二进制全加器顶层设计描述(f_adder.vhd)
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY f_adder IS
PORT (ain, bin, cin : IN STD_LOGIC;
Cout, sum : OUT STD_LOGIC );
END ENTITY f_adder;
ARCHITECTURE fd1 OF f_adder IS
COMPONENT h_adder
PORT ( a, b : IN S
您可能关注的文档
- 2015工作总结2015工作总结.doc
- 2015年采掘计划2015年采掘计划.doc
- 2014自考科目2014自考科目.doc
- 2015模拟试卷六2015模拟试卷六.pdf
- 2014科技厅指南2014科技厅指南.doc
- 2015模拟试卷四2015模拟试卷四.pdf
- 2016新法律法规2016新法律法规.docx
- 2015学术通简章2015学术通简章.pdf
- 20个常见异议处理20个常见异议处理.doc
- 20万吨甲醇合成20万吨甲醇合成.doc
- 北师大版小学数学三年级上册《寄书》教学设计.docx
- 统编版(部编版)语文二年级上册《雪孩子》教学设计.docx
- 统编版(部编版)语文二年级上册《八角楼上》教学设计.docx
- 北师大版小学数学三年级上册《长方形周长》教学设计.docx
- 北师大版小学数学三年级上册《丰收了》教学设计.docx
- 统编版(部编版)语文二年级上册《夜宿山寺》教学设计.docx
- 统编版(部编版)语文二年级上册《风娃娃》教学设计.docx
- 统编版(部编版)语文二年级上册《朱德的扁担》教学设计.docx
- 统编版(部编版)语文二年级上册《难忘的泼水节》教学设计.docx
- 统编版(部编版)语文二年级上册《纸船和风筝》教学设计.docx
文档评论(0)