- 1、本文档共11页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2014研计算机统考组成原理部分精选
一.单项选择题 一.单项选择题 一.单项选择题 一.单项选择题 二.综合应用题 二.综合应用题 二.综合应用题 二.综合应用题 答案 答案 答案 * * 12. 程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是( )。 A 8.4秒 B 11.7秒 C 14秒 D 16.8秒 13. 若x=103,y=-25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是( )。 A x+y B -x+y C x-y D -x-y 14. float型整数据常用IEEE754单精度浮点格式表示,假设两个float型变量x和y分别在32位寄存器f1和f2中,若(f1)=CC900000H,(f2)=B0C00000H,则x和y之间的关系是( )。 A xy且符号相同 B xy且符号不同 C xy且符号相同 D xy且符号不同 CPI: Cycles per Instruction 15. 某容量为256M的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是( )。 A 19 B 22 C 30 D 36 16. 采用指令Cache与数据Cache分离的主要目的是( )。 A 减低Cache的缺失损失 B 提高Cache的命中率 C 减低CPU平均访问时间 D 减少指令流水线资源冲突 17. 某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式,若基址寄存器可使用任一通用寄存器,且位移量用补码表示,则Store指令中偏移量的取值范围是( )。 A -32768~+32767 B -32767~+32768 C -65536~+65535 D -65535~+65536 注意下学期《计算机体系结构》相关内容 18. 某计算机采用微程序控制器,共有32条指令,公共的取指令微程序包含2条微程序,各指令对应的微程序平均由4条微指令组成,采用断定法(下址字段法)确定下条微指令的地址,则微指令中下址字段的位数至少是( )。 A 5 B 6 C 8 D 9 19. 某同步总线采用数据线和地址线复用方式。其中之地址线有(此处没有,而题目答案需要)根,总线时钟频率为66GHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据)。该总线的最大数据传输率(总线带宽)是( )。 A 132GB/S B 264 C 528 D 1056 20. 一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入数据,这种总线事务方式称为( )。 A 并行传输 B 串行传输 C 突发 D 同步 《微型计算机技术及应用》P64 21. 下列有关I/O接口的叙述中错误的是( )。 A 状态端口和控制端口可以合用同一寄存器 B I/O接口中CPU可访问的寄存器,称为I/O端口 C 采用独立编址方式时,I/O端口地址和主存地址可能相同 D 采用统一编址方式时,CPU不能用访存指令访问I/O端口 22. 某设备中断请求的响应和处理时间为100ns,每400ns发出一次中断请求,中断响应所容许的最长延迟时间为50ns,则在该设备持续工作过程中CPU用于该设备的I/O时间占整个CPU时间百分比至少是( )。 A 12.5% B 25% C 37.5% D 50% 44.某程序中有如下循环代码段:P: for(i=0;iN;i++)sum+=A[i];假设编译时变量sum和i分别分配在寄存器R1和R2中,常量N在寄存器R6中,数组A的首地址在寄存器R3中,程序段P起始地址,对应的汇编代码和机器代码如题44所示: If(R2)!=(R6)go to loop Bne R2;R6,loop 1446FFECH 6 (R2)+1→R2 Addi R2;R2,1 2042000H 5 (R1)+(R5)→R1 Add R1;R1,R5 0804810CH 4 ((R4)+0)→R5 Load R5;0 (R4) 8C850000H 3 (R4)+(R3)→R4 Add R4;R4,R3 2 (R22)→R4 Loop:shl R4;R2,2 1 注释 汇编代码 机器代码 地址 编号 执行上述代码的计算机M采用32位定长指令字,其中分支指令Bne采用如下格式: OFFSET Rd Rs OP 15
文档评论(0)