【精选】开题报告正式版.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
【精选】开题报告正式版

毕业设计(论文)开题报告 题目 基于单片机的锁相环的设计 专 业 名 称 通信工程 班 级 学 号 098204106 学 生 姓 名 邱静文 指 导 教 师 程宜凡 填 表 日 期 2013 年 03 月 11 日 一、选题的依据及意义: 现代通信系统中为确保通信的稳定与可靠,对通信设备的频率准确率和稳定度提出了极高的要求。传统的RC或LC信号源虽然调节方便,但是稳定性不高,而使用石英晶体振荡器虽然稳定性够高,但是它的频率调节范围又不够。采用现代锁相环频率合成器技术不仅可以使频率的调节范围达到要求,而且它的稳定性够高。所以现代锁相环频率合成技术在现在和未来的通信领域扮演重要的作用。 锁相环第一次用于电视接收机扫描同步装置中,即改善了电视图像质量。随后,锁相环路作为导弹信标的跟踪滤波器又获得成功,包含有声效应的锁相环路线性理论分析的文章的发表,解决了锁相环路最佳化设计的问题。随着集成电路技术的发展,逐渐出现了集成的环路部件、通用单片集成锁相环及多种专用集成锁相环,PLL变成一个成本低、使用简便的多功能组件。目前,锁相原理的应用已经深入到通信、雷达、原子物理学,流体力学等。 由于锁相环路结构简单,性能优越等特点,现在广泛应用于无线电通信、数字电视、广播等众多领域。因此,自锁相环诞生以来,已越来越广泛地应用于科研、生产、生活中。本文重在分析锁相环技术优缺点,研究提供了改进的方法。随着科技的日新月异,新结构新概念的PLL将不断涌现。 二、国内外研究概况及发展趋势: 锁相即相位锁定,自动相位控制,利用相位自动调节的方法实两信号的相位同步。锁相环就是完成这一任务的相位负反馈控制系统。 1 发展 De Bellescize于1932年提出同步检波理论,首次公开发表了对锁相环的描述,实现同步检波。到l940年,锁相环第一次用于电视接收机扫描同步装置中,改善了电视图像质量。随后,由杰斐和里希廷利用锁相环路作为导弹信标的跟踪滤波器获得成功,第一次发表了包含有声效应的锁相环路线性理论分析的文章,同时解决了锁相环路最佳化设计的问题。随着集成电路技术的发展,逐渐出现了集成的环路部件、通用单片集成锁相环及多种专用集成锁相环,PLL变成一个成本低、使用简便的多功能组件。目前,锁相原理的应用已经深入到通信、雷达、原子物理学,流体力学等。 2 两种常见锁相环及发展趋势 2.1模拟锁相环 在模拟锁相环中,最常用的PD是模拟乘法器。LPF是由RC组成的无源低通滤波器或RC和运算放大器组成的有源低通滤波器。VCO有变容二极压控管振荡器,射极耦合多谐压控振荡器等。模拟锁相环优点多多但也有其缺点:无源部分(电感,电容)未能随工艺成比例减小;工艺发展使电源电压降低,电压设计范围下降,增大了设计难度;阀值电压的下降使得电路抗干扰能力下降,器件饱和,如放大器的输出饱和点下降, ADC的精度下降等;直流零点漂移;对电源噪声也很敏感;受温度影响;晶体管尺寸减小使得边缘效应更明显;寄生参数的影响也增大。根据要求不同一般应用在锁相接收机、载波提取、恢复基带时钟信号、调角信号解调;在通信中调制解调自动频率微调;在雷达中天线自动跟踪与精密辅角偏转测量;在空间技术中测速定轨、测距与遥测数据获取;在电视机中电视机同步、门限扩展解调的同步检波等。 2.2全数字锁相环(ADPLL) 边沿控制ECPD,环路滤波器一般可用可逆计数器,压控振荡器则用数控振荡器(DCO)实现。虽然数字锁相环也有噪声特性较差,当进行频率调整的时候,输出频率会产生抖动,频差越大,抖动会越大等缺点,但其有更多更实用的优点: (1)面积小、电路成本低,振荡器输入不再是模拟信号,而是数字控制单元,使得LPF由模拟型被数字型代替,集成在chip内十分节约面积。 (2)功耗小、可靠性高、工作稳定、环路带宽和中心频率编程可调,易于构建高阶锁相环,不需A/D及D/A转换。 (3)ADPLL的相位噪声可做的更好,DC0的分解精度,相位噪声和TDc的分解精度主要决定了PLL的相位噪声特性。 (4)抗PVT性能更好,采用数字校正技术,使PLL的整体性能更牢固。 (5)数字系统的设计灵活,如数字表示的相位经过加法器能够实现检相,经过数字滤波器能够实现滤波,经过乘法器能够实现信号的缩小和放大;如果使用更先进的工艺,可以提高数控振荡器的分辨率,更进一步提高系统性能。如今的工艺技术,MOS clock速度越来越快,TDc分解精度也得益于此,这也是ADPLL的一 个重要的发展趋势 3 应用 由于锁相环路结构简单,性能优越等特点,现在广泛应用于无线电通信、数字电视、广播等众多领域。概括起来,锁相环的 应用主要以下几方面。 (1)时钟发生器/频率综合器。锁相环锁定后,输出时钟频率

文档评论(0)

tazhiq2 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档