数控脉冲宽度调制信号发生器.doc

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数控脉冲宽度调制信号发生器

数控脉冲宽度调制信号发生器 摘 要:脉冲宽度调制(PWM),简称脉宽调制,是利用微处理器等的数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应用在从测量、通信到功率控制于变换的许多领域中。在本设计中设计了一种输出频率高、结构简单、控制方便的数控脉冲宽度调制信号发生器,脉冲的占空比及周期由两个8位的预置输入A、B确定。核心器件采用Altera公司的CPLD芯片,大大缩减了电路的体积,提高了电路的稳定性,产生的PWM能达到较高的频率。信号发生器输出脉冲的占空比及周期可通过拔码开关方便地改变。 关键词:脉冲宽度调制,信号发生器,CPLD Abstract: the pulse width modulation (PWM), hereinafter referred to as the pulse width modulation is the use of microprocessors etc to the digital output to the analog circuit to control a very effective technology, widely used in measuring, from communication to power control to transform in many areas. In this design design A kind of high frequency output, simple structure, convenient control numerical control pulse width modulation signal generator, the pulse of empty ratio and cycle by two of the eight preset input of A and B sure. The core device using Altera company CPLD chip, greatly curtailed the volume of the circuit, improve the stability of the circuit, and the resulting PWM can achieve higher frequency. The output pulse signal generator of empty ratio and cycle can be pulled through code switch convenient to change. Keywords: pulse width modulation, signal generator, CPLD 目 录 1、简介 2 1.1 EDA简介 2 1.2 Verilog HDL简介 2 1.3 QuartusII简介 2 2、总体方案设计 5 2.1设计内容 5 2.2设计方案比较 5 2.3方案论证 6 2.4方案选择 7 3、单元模块设计 8 3.1有源晶振电路 8 3.2 供电电路 9 3.3 PS配置电路 10 3.4 八位计数器输入电路 11 3.5 D触发器电路 11 4、特殊器件的介绍 12 4.1 CPLD器件介绍 12 4.2 FPGA器件介绍 12 4.3 EP1K30TC144器件介绍 13 5、最小系统原理图 14 6、软件实现 15 6.1软件设计 15 6.2思考题扩展 17 7、系统仿真及调试 19 7.1仿真 19 7.2 调试 20 8、总结 22 8.1设计小结 22 8.2设计收获 22 8.3设计改进 22 8.4 致谢 22 9 、参考文献 23 1.1 EDA简介 EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。 1.2Verilog HDL简介 Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 Verilog HDL和VHDL是目前世

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档