数电第4章 触发器.ppt

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电第4章 触发器

3. 触发器分类: 逻辑功能 波形图 例 利用基本RS触发器消除机械开关的抖动 工作原理 逻辑功能描述方法(在CP=1) : 工作波形 时钟RS触发器应用分析 说明(续) 一、维持阻塞D触发器 边沿D触发器功能表 3、功能描述 (1)特性表和特性方程 特性表: J K Qn Qn+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 00 01 11 10 01 JK Qn 特征方程: J=0 K=× J=× K=0 0 1 J= 1,K=× J=× ,K= 1 (2)驱动表 (3)状态转换图 Qn Qn+1 J K 0 0 0 × 0 1 1 × 1 0 × 1 1 1 × 0 特性表: J K Qn Qn+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 带清零端和预置端的主从JK触发器 RD=0,直接置0 0 1 1 1 1 0 0 1 SD=0,直接置1 1 0 0 0 1 1 1 1 带清零端和预置端的主从JK触发器的逻辑符号 集成主从JK触发器 低电平有效 低电平有效 CP下降沿触发 与输入主从JK触发器的逻辑符号 三、动作特点 (1)间接控制:触发器翻转为两步动作。 cp=1期间主触发器接收输入信号,被置成相应状态, 从触发器维持不变; 在cp 时刻,从触发器接收主触发器状态。 (2)主从RS触发器在cp=1期间输入信号对主触发器一直起控制作用。 主从JK触发器已克服了空翻和输入的约束条件, 但仍存在一次翻转的缺陷。 4.2.4 边沿触发器 ①维持阻塞边沿触发器 ; ②利用各门电路传输延迟时间的不同构成边沿触发器; ③利用CMOS传输门的边沿触发器。 分类: 边沿触发器即利用cp边沿触发的触发器,也就是触发器的次态仅取决于cp信号的上升沿 (↑)或 下降沿 (↓)到达时刻输入信号的状态。 维持阻塞结构的触发器形式较多,有对称、非对称之分;有维持阻塞RS触发器和维持阻塞D触发器等。 1、电路结构 6与非门组成对称形式, 其中1、2、3、4、为同步触发器, 集成芯片如74LS74。 维0线 CP 阻0线 阻1线 维1线 G2 G3 G5 G4 G6 G1 Q Q D 2、工作原理 设原态Q=0,并设D=1 ①CP=0期间,G3=G4=1 1 0 0 1 1 0 G1 G2 D cp G3 G4 G5 G6 维1线 阻0线 维0线 阻1线 ② G3=G4=1反馈到 G5,G6的输入, G5=1、G6=0 1 0 0 1 1 0 G1 G2 D cp G3 G4 G5 G6 维1线 阻0线 维0线 阻1线 1 1 0 0 1 设原态Q=0,并设D=1 ① CP=0期间,G3=G4=1 1 0 0 1 1 0 1 1 0 0 1 ③ CP正沿到达时 G3G4开启,使 G3=0,G4=1。 ④ Q翻转为1 →1 →1 1 G1 G2 D cp G3 G4 G5 G6 维1线 阻0线 维0线 阻1线 1 0 ② G3=G4=1反馈到 G5,G6的输入, G5=1、G6=0。 设原态Q=0,并设D=1 ① CP=0期间,G3=G4=1 1 1 1 1 0 0 1 1 G1 G2 D cp G3 G4 G5 G6 维1线 阻0线 维0线 阻1线 1 0 ⑤ CP正沿过后,G3=0 将G4封锁

文档评论(0)

wyjy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档